新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > Synopsys推出快速原型系統(tǒng)HAPS-60系列

Synopsys推出快速原型系統(tǒng)HAPS-60系列

作者: 時(shí)間:2010-05-06 來源:電子產(chǎn)品世界 收藏

  有限公司今天宣布推出快速原型系統(tǒng)™-60系列,這是一種可降低復(fù)雜SoC設(shè)計(jì)和驗(yàn)證挑戰(zhàn)的綜合解決方案。-60系列是Confirma™ Rapid Prototyping Platform快速原型平臺(tái)的一部分,是一種易于使用和具有高性價(jià)比的快速原型系統(tǒng),它采用運(yùn)行在實(shí)際速度的、真實(shí)的接口,可確保早期的硬件/軟件的協(xié)同驗(yàn)證和以接近實(shí)時(shí)的、實(shí)際運(yùn)行速率實(shí)現(xiàn)系統(tǒng)級(jí)集成。-60系列內(nèi)置最新的Xilinx Virtex™-6器件,集性能、容量、預(yù)先測試過的IP和先進(jìn)的驗(yàn)證功能于一身,提供了市場上最全面的原型系統(tǒng)。

本文引用地址:http://butianyuan.cn/article/108720.htm

  由于缺乏各種可負(fù)擔(dān)的、而且隨時(shí)可用的基于硬件的驗(yàn)證解決方案,一直迫使設(shè)計(jì)師們在設(shè)計(jì)周期的后期才開始硬件/軟件協(xié)同驗(yàn)證和系統(tǒng)級(jí)確認(rèn),但是在最后時(shí)刻增加的系統(tǒng)級(jí)硬件和軟件錯(cuò)誤通常造成項(xiàng)目的延遲。HAPS-60系列所提供的一種獨(dú)有的功能和特性組合,確保了在設(shè)計(jì)周期的更早階段開始軟件開發(fā)和系統(tǒng)級(jí)驗(yàn)證。

  “通過將增強(qiáng)的性能和容量、預(yù)先測試過DesignWare IP和先進(jìn)的驗(yàn)證模式,與經(jīng)驗(yàn)證過的Confirma軟件套件結(jié)合在一起,HAPS-60系列提供了成本和上市時(shí)間優(yōu)勢,而這些是傳統(tǒng)的、單獨(dú)基于硬件的驗(yàn)證模式或客戶訂制化的原型板所不可能具備的。”Synopsys高級(jí)副總裁兼解決方案部總經(jīng)理Joachim Kunkel說:“通過借助Synopsys分別在硬件、軟件和IP方面的技術(shù)領(lǐng)先地位,Synopsys為設(shè)計(jì)師們提供了一種獨(dú)有的原型平臺(tái),可顯著簡化他們的系統(tǒng)驗(yàn)證和軟件開發(fā)過程。”

  “Virtex-6 FPGA提供了業(yè)界領(lǐng)先的性能和邏輯門容量,可確保HAPS-60系列滿足今天的SoC驗(yàn)證需要。” Xilinx產(chǎn)品解決方案和管理副總裁Mustafa Veziroglu說:“全新的HAPS-60系列融合了高性能Virtex-6器件和各種新特性以及先進(jìn)的驗(yàn)證功能,為設(shè)計(jì)師們提供了一種業(yè)界領(lǐng)先的快速原型解決方案。”

  HAPS-60系列的主要特性包括:

  · 最高的性能:HAPS-60系列實(shí)現(xiàn)了高達(dá)200MHz的時(shí)鐘頻率,可支持要求實(shí)時(shí)接口的各種應(yīng)用,比如視頻、蜂窩數(shù)據(jù)和實(shí)時(shí)網(wǎng)絡(luò)流量。HAPS-60系列的運(yùn)行速度比HAPS的上一代產(chǎn)品提高了30%,還包含其它解決方案所沒有的各種性能增強(qiáng)技術(shù)。這種技術(shù)優(yōu)勢確保了全系統(tǒng)集成和現(xiàn)實(shí)環(huán)境中所有硬件和軟件的檢測。軟件開發(fā)者通過在接近實(shí)時(shí)和系統(tǒng)級(jí)環(huán)境中編寫、執(zhí)行和調(diào)試代碼而獲益匪淺,從而確保在芯片問世前的幾個(gè)月就能盡早發(fā)現(xiàn)和消除硬件和軟件中的錯(cuò)誤。

  · 最高的容量:HAPS系統(tǒng)的靈活架構(gòu),與先進(jìn)的高容量分區(qū)軟件和全新自動(dòng)化高速時(shí)分復(fù)用(HSTDM)相結(jié)合,使HAPS-60系列實(shí)現(xiàn)了比其它各種原型系統(tǒng)更高的容量。這種容量優(yōu)勢使設(shè)計(jì)團(tuán)隊(duì)能夠?yàn)楦鞣N非常大的片上系統(tǒng)芯片建立原型。單獨(dú)的一塊HAPS電路板能夠支持高達(dá)1800萬ASIC門(是上一代容量的兩倍多)的各種設(shè)計(jì),而且還可將多個(gè)電路板連接在一起,從而實(shí)現(xiàn)更高的容量。

  · 預(yù)先測試過的IP:許多DesignWareTM IP核, 諸如超高速SuperSpeed USB3.0、PCI Express™和HDMI等,已經(jīng)在HAPS系統(tǒng)上經(jīng)過預(yù)先測試 ,設(shè)計(jì)師們在從事系統(tǒng)級(jí)硬件和軟件原型驗(yàn)證過程中,可以采用這些相同的并已經(jīng)驗(yàn)證過的SoC產(chǎn)品級(jí)RTL,從而獲益非淺。從原型到生產(chǎn)采用相同的RTL可縮短項(xiàng)目進(jìn)度和降低風(fēng)險(xiǎn)。有了預(yù)先測試過的DesignWare IP,采用HAPS系統(tǒng)的項(xiàng)目負(fù)責(zé)人就能夠?qū)⑺麄兊墓こ藤Y源集中到產(chǎn)品差異化和系統(tǒng)確認(rèn),而不是對(duì)其原型的IP部分進(jìn)行驗(yàn)證。

  · 先進(jìn)的驗(yàn)證功能:HAPS-60系列提供了過去原型系統(tǒng)所不具備的先進(jìn)驗(yàn)證功能,使設(shè)計(jì)師們可以在設(shè)計(jì)周期的更早期采用HAPS-60系列從而縮短驗(yàn)證時(shí)間?;赟ynopsys的高性能通用多源總線(UMRBus)技術(shù),新的驗(yàn)證模式包括了通過標(biāo)準(zhǔn)PLI接口和SCE-MI 2.0事務(wù)級(jí)接口與Synopsys VCSTM、Innovator產(chǎn)品、C/C++程序和其它事件驅(qū)動(dòng)仿真器之間的協(xié)同仿真。



關(guān)鍵詞: 新思科技 EDA HAPS

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉