新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 應對功耗挑戰(zhàn): 晶體管技術方案面臨瓶頸

應對功耗挑戰(zhàn): 晶體管技術方案面臨瓶頸

—— 降低功耗對運營商來說已刻不容緩
作者: 時間:2011-08-18 來源:賽靈思Xcell雜志 收藏

  在電費占運營成本 (OPEX) 很大一部分,而運營成本則占總成本約 70% 的情況下,降低功耗對運營商來說已刻不容緩。以前,芯片提供商想辦法通過和工藝技術來降低功耗。雖然是產生功耗的主要原因,但并非唯一因素,而且通過來降低功耗作用是有限的。

本文引用地址:http://www.butianyuan.cn/article/122731.htm

  通過更全面的系統(tǒng)級方法能夠更有效地降低功耗。只有全面兼顧芯片工藝技術,充分發(fā)揮功率感知型 (power-aware tool) 工具的作用,在代碼設計時即考慮到低功耗需要,調整系統(tǒng)級架構,同時采用能夠顯著降低系統(tǒng)級功耗的算法(如在遠程射頻頭應用中使用數字預失真 [DPD]),就能獲得最佳成效。

  選擇合適的芯片技術合作伙伴將使您受益匪淺。正是采用上述全面而系統(tǒng)的措施來處理電源管理問題的,而不是單純狹隘地關注晶體管和工藝節(jié)點技術。Xilinx® FPGA 平臺解決方案能幫助設計人員采用功率優(yōu)化設計方案和系統(tǒng)級設計與集成方法,全面解決功耗問題。從設計層面來說,功率感知型工具和廣泛的低功耗參考設計庫以及應用指南都能幫助工程師優(yōu)化整體功耗。此外,技術精良的應用工程師團隊還可幫助設計人員達到嚴格的功耗目標。賽靈思工程師能夠幫助客戶逐步采取設計優(yōu)化技術,如折疊 DSP 密集型設計以縮小設計尺寸等,從而使用尺寸更小的器件來降低靜態(tài)功耗和成本。

  從系統(tǒng)級層面來說,賽靈思對集成度的重視也獲得了非常好的結果。例如,在單個 FPGA 上高度集成多個分立組件能夠大幅降低系統(tǒng) I/O 的總量,進而顯著降低功耗。此外,在遠程射頻頭中采用 DPD 等高級算法也能使電信設備制造商 (TEM) 使用功耗和成本均較低的功率放大器,這將對系統(tǒng)級功耗產生巨大影響。

  顯然,賽靈思認識到不能完全忽視晶體管和工藝節(jié)點技術在降低功耗方面的作用。與其前代 40 納米系列相比,賽靈思 28 nm 7 系列 FPGA 將總體功耗銳降 50%。在晶體管技術方面,賽靈思的低功耗工藝及其對多種晶體管尺寸的使用,能夠最大限度地降低靜態(tài)功耗。賽靈思 FPGA 針對DSP、存儲器以及 SERDES 使用硬模塊,這與同類競爭 DSP 和其它 FPGA 設計相比最大限度地降低了動態(tài)功耗。

  在晶體管層面解決功耗難題只是降低功耗和節(jié)約運營成本的一個起點,而只有全面綜合地精細化改進所有相關方面,才能獲得最出色的結果。

  如欲了解有關賽靈思功率優(yōu)化的低成本無線解決方案的更多詳情,敬請訪問:www.xilinx.com/esp/wireless。



關鍵詞: 賽靈思 晶體管

評論


相關推薦

技術專區(qū)

關閉