新聞中心

EEPW首頁(yè) > 手機(jī)與無(wú)線通信 > 新品快遞 > ADI高速ADC為通信應(yīng)用建立新標(biāo)準(zhǔn)

ADI高速ADC為通信應(yīng)用建立新標(biāo)準(zhǔn)

——
作者:電子產(chǎn)品世界 時(shí)間:2006-05-17 來(lái)源:電子產(chǎn)品世界 收藏


——新的ADC功耗降低了40%以上


  
 
美國(guó)模擬器件公司(Analog Devices, Inc.,紐約證券交易所代碼: ADI),全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商和數(shù)據(jù)轉(zhuǎn)換技術(shù)領(lǐng)先公司,今日在馬薩諸塞州諾伍德市(NORWOOD, Mass.)推出其高速10 bit、 11 bit、12 bit模數(shù)轉(zhuǎn)換器(ADC)系列產(chǎn)品,適合用于寬帶通信和基礎(chǔ)設(shè)施應(yīng)用——例如電纜調(diào)制解調(diào)器終端系統(tǒng)、第三代和第四代微區(qū)和皮區(qū)基站以及固定點(diǎn)到點(diǎn)射頻通信——需要降低功耗、小封裝尺寸,但又不能犧牲高質(zhì)量ADC性能的應(yīng)用場(chǎng)合。其艦旗產(chǎn)品是12 bit 分辨率250  MSPS(每秒百萬(wàn)取樣率)采樣速率ADC,其功耗降低了40%以上,封裝尺寸比同類產(chǎn)品減小20%,同時(shí)保證高中頻(IF)條件下優(yōu)良的性噪比(SNR)和無(wú)雜散動(dòng)態(tài)范圍(SFDR)。

 “AD9230是僅有的一款將功耗降低到500 mW 閾值 以下的12 bit 250 MSPS ADC,因此降低了功耗,減小了系統(tǒng)尺寸,并使散熱管理的成本降到最低——對(duì)于當(dāng)今高性能和有線應(yīng)用是極其重要的屬性,” 高速信號(hào)處理器部產(chǎn)品線總監(jiān)Kevin Kattmann說(shuō),“AD9230用于微區(qū)和皮區(qū)基站傳輸路徑優(yōu)化了功率放大器的線性性能, 同時(shí)由于減小終端系統(tǒng)的尺寸有利于加快系統(tǒng)配置。在電纜終端系統(tǒng)中,數(shù)據(jù)寬帶業(yè)務(wù)需求的增長(zhǎng)在帶寬中占據(jù)越來(lái)越重要的位置,要求允許提高信道密集度的低功耗ADC?!?

低功耗、高速ADC系列

AD9230 12 bit 250 MSPS ADC是當(dāng)今推出的引腳兼容、低功耗系列ADC的艦旗產(chǎn)品。該產(chǎn)品采用1.8V單電源,功耗僅425 mW,在70 MHz輸入頻率條件下能保持優(yōu)良的SNR(65.5 dB FS)和SFDR (82 dBc)。AD9230還含有內(nèi)置基準(zhǔn)電壓源和采樣保持,兩個(gè)并行低壓差分信號(hào)(LVDS)輸出模式(ANSI-644 和  IEEE 1596.3減小鏈接范圍)容易與現(xiàn)場(chǎng)可編程門陣列(FPGA)連接以及雙數(shù)據(jù)速率模式(DDR)將需要的并行輸出數(shù)據(jù)印制線數(shù)量減半。DDR模式結(jié)合IEEE 1596.3減小鏈接范圍的LVDS輸出模式,可將功耗進(jìn)一步降低到385 mW。

為獲得最佳系統(tǒng)性能,AD9230可與ADI公司的AD8368, AD8369 和AD8370射頻(RF)可變?cè)鲆娣糯笃饕黄鹗褂?。該系列?2 bit  AD9230包括三種速度等級(jí)(250 MSPS, 210 MSPS, 170 MSPS), 11bit AD9230-11 以200 MSPS采樣速率工作,10 bit  AD9211也包含三種速度等級(jí)(250 MSPS, 200 MSPS, 170 MSPS)。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉