新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > Cadence物理驗證系統(tǒng)符合臺積電28nm, 20nm的工藝要求

Cadence物理驗證系統(tǒng)符合臺積電28nm, 20nm的工藝要求

作者: 時間:2012-06-07 來源:電子產品世界 收藏

  全球電子設計創(chuàng)新領先企業(yè)設計系統(tǒng)公司(納斯達克: CDNS),日前宣布臺積電已授予 Physical Verification System(PVS)28納米設計簽收認可,并完成臺積電20納米工藝第一階段認證。

本文引用地址:http://butianyuan.cn/article/133297.htm

  設計工程師可從臺積電直接申請PVS20納米工藝文件用于早期的設計探索,并可通過訪問臺積電在線下載28納米工藝簽收文件。

   PVS支持應用創(chuàng)新圖形技術的20納米工藝。專用PVS工具提高了彩色環(huán)路檢測精度,降低了錯誤誤報并提供直觀報錯。Cadence技術也確保掩膜分解的可能性。

  Cadence PVS與Cadence Virtuoso custom和Encounter digital implementation 平臺集成,以幫助設計工程師在實現階段的早期發(fā)現并修正錯誤。與Virtuoso的集成包括實時、設計中的設計規(guī)則檢查(DRC)驗證;實時20納米DPT彩色環(huán)路檢測;以及增量DRC校正與驗證。

  “我們與臺積電的合作有助于確保設計團隊擁有SoC設計與制造的先進實現與簽收工藝,”Cadence硅實現部門研發(fā)高級副總裁Chi-Ping Hsu表示, “臺積電對Cadence PVS在28納米工節(jié)點的認可和20納米早期認證標志著重大的共同承諾,那就是為當今復雜的混合信號系統(tǒng)級芯片提供收斂驗證能力。”

  “PVS成功完成臺積電的28納米設計簽收工藝認可流程,”臺積電設計架構市場部資深總監(jiān)Suk Lee表示,“我們與Cadence密切合作以取得這些成果,包括20納米先進工藝的技術協(xié)作。”



關鍵詞: Cadence 28nm

評論


相關推薦

技術專區(qū)

關閉