新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > Cadence為復雜SoC設計縮短時序收斂時程

Cadence為復雜SoC設計縮短時序收斂時程

作者: 時間:2013-05-27 來源:semi 收藏

  在加速復雜IC開發(fā)更容易的當下,益華電腦( Design Systems, Inc.)發(fā)表 Tempus 時序 Signoff解決方案(Timing Signoff Solution),這是嶄新的靜態(tài)時序分析與收斂工具,精心設計讓系統(tǒng)晶片(System-on-Chip,SoC)開發(fā)人員能夠加速時序收斂,讓晶片設計更快速地投入制造流程。Tempus 時序Signoff解決方案意謂全新的時序signoff工具作法,讓客戶能夠縮短時序signoff收斂與分析,實現(xiàn)更快速的試產(chǎn),同時創(chuàng)造良率更高、面積更小而且功耗更低的設計。

本文引用地址:http://butianyuan.cn/article/145686.htm

  「在益華電腦,我們的使命是幫助客戶建立絕佳、勝利的產(chǎn)品?!?a class="contentlabel" href="http://butianyuan.cn/news/listbylabel/label/Cadence">Cadence益華電腦總裁兼執(zhí)行長陳立武表示:「在當今復雜SoC上達成設計收斂還要滿足上市時間要求,堪稱為一項艱鉅的挑戰(zhàn)。我們開發(fā)了Tempus時序signoff分析,與客戶和生態(tài)系夥伴們并肩合作,克服這個挑戰(zhàn)?!?/p>

  Tempus導入的全新功能包括:市場上第一個大量普及的平行時序引擎,能夠延展以利用多達數(shù)百顆CPUs;平行架構(gòu)讓Tempus能夠分析具備數(shù)百萬處理程序的設計,絕不犧牲精確度;全新的路徑式分析引擎,駕馭多重核心處理能力而提高良率。Tempus具備效能優(yōu)勢,能夠比其他解決方案更廣泛地運用路徑式分析;多重模式、多重角落(MMMC)分析與具備實體意識的時序收斂,巧妙地運用多重執(zhí)行緒與分散式時序分析。

  Tempus先進功能可處理包含數(shù)百萬單元處理程序的設計,不會犧牲準確度。打從一開始便與客戶密切合作,證明了在以傳統(tǒng)流程需要耗費好幾個星期的設計上,Tempus號稱可在幾天的時間內(nèi)達成時序收斂。

  「現(xiàn)在,時序收斂與signoff所花的時間將近整個設計實現(xiàn)流程的40%。傳統(tǒng)signoff流程無法滿足復雜設計時序收斂日益緊迫的要求。」Cadence益華電腦研發(fā)副總裁Anirudh Devgan表示:「Tempus代表時序 signoff 工具創(chuàng)新與效能的一大進步,駕馭多重處理、嶄新建模技術與ECO功能,比傳統(tǒng)流程更快速地達成signoff?!?/p>

  「我們非常樂見Cadence推出靜態(tài)時序分析(STA)領域的新功能。」德州儀器(Texas Instruments)處理器開發(fā)協(xié)理Sanjive Agarwala表示:「隨著我們轉(zhuǎn)移到更先進的制程,時序收斂會變得更困難。很高興看到Cadence勇于承擔這項挑戰(zhàn),提供精心設計的全新技術,克服棘手的設計收斂問題?!?/p>

  Tempus預計將于2013年第三季開始供貨。



關鍵詞: Cadence SoC設計

評論


相關推薦

技術專區(qū)

關閉