新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 緊追賽靈思16nm量產(chǎn)進度 Altera明年投產(chǎn)14nm

緊追賽靈思16nm量產(chǎn)進度 Altera明年投產(chǎn)14nm

—— Altera不干示弱
作者: 時間:2013-06-13 來源:新電子 收藏

  的14奈米(nm)三閘極電晶體(Tri-gate Transistor)制程可望于明年啟動量產(chǎn)。面對賽靈思(Xilinx)即將于2014年采用臺積電16奈米鰭式場效電晶體(FinFET)制程,生產(chǎn)首批現(xiàn)場系統(tǒng)單晶片可編程閘陣列(SoC FPGA),亦不干示弱,于日前宣布將于2013年底前提供14奈米的SoC FPGA測試晶片,預(yù)計于2014年正式投產(chǎn)14奈米SoC FPGA。

本文引用地址:http://butianyuan.cn/article/146293.htm

  資深產(chǎn)品行銷總監(jiān)Patrick Dorsey表示,Altera正借助更先進奈米制程和高性能架構(gòu)開發(fā)更高性能和更低功耗的高階SoC FPGA。

  Altera資深產(chǎn)品行銷總監(jiān)Patrick Dorsey表示,為開發(fā)出更高效能與更低耗電量的高階SoC FPGA,Altera與賽靈思無不分別加快14奈米和16奈米制程的量產(chǎn)腳步,也因此,從賽靈思預(yù)定16奈米制程的投產(chǎn)時間觀之,將與Altera的14奈米制程量產(chǎn)時間相去不遠。

  日前,Altera已發(fā)布將采用英特爾(Intel)14奈米制程生產(chǎn)第十代高階SoC FPGA產(chǎn)品系列Stratix,并預(yù)計將于2014年提供Quartus Ⅱ軟體支援。Dorsey指出,該公司挾14奈米制程,可開發(fā)出更高整合度的高階SoC FPGA,其可于單顆晶片整合超過四百萬個邏輯單元,密度提高多達四倍。

  Altera除采用14奈米制程之外,亦透過產(chǎn)品架構(gòu)設(shè)計增強旗下高階SoC FPGA的性能。據(jù)悉,從0.13微米制程至28奈米制程,Altera每一代FPGA產(chǎn)品效能提高20%;相比之下,該公司基于14奈米開發(fā)的第十代高階SoC FPGA,再搭配獨有的增強高性能架構(gòu),效能可大幅攀升達兩倍之多,且功耗下降70%。



關(guān)鍵詞: Altera 16nm

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉