基于DSP開發(fā)系統(tǒng)設(shè)計與實現(xiàn)
3 時鐘電路設(shè)計
TI的DSP時鐘電路分為三類:晶體電路、晶振電路和可編程時鐘電路。其中時鐘電路如圖3所示。本文引用地址:http://butianyuan.cn/article/149182.htm
其特點是:結(jié)構(gòu)簡單,但頻率范圍較小,一般為20 kHz~60 MHz,驅(qū)動能力較弱。晶振電路利用外部獨立的時鐘源給系統(tǒng)提供時鐘。其特點是:頻率范圍較大,一般為1 Hz~400MHz,驅(qū)動能力強(qiáng),可為具有相同時鐘的多DSP系統(tǒng)使用。可編程時鐘電路可以為外設(shè)提供不同的時鐘,適用于不同時鐘源的系統(tǒng)使用,頻帶寬度可達(dá) 200 MHz。F28335的外部時鐘可以有兩種輸入方法,如圖4~圖5所示。
該設(shè)計使用1.9 V的外部時鐘源晶振電路,如圖6所示。其中,100Ω電阻用來衰減外部雜波的干擾,提高時鐘波形的質(zhì)量,SN74LVC1G14是單路施密特反向觸發(fā)器。
評論