新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 用GAL配合ISA總線模擬I2C總線時(shí)序?qū)崿F(xiàn)對(duì)FI1256MK2的編程

用GAL配合ISA總線模擬I2C總線時(shí)序?qū)崿F(xiàn)對(duì)FI1256MK2的編程

作者: 時(shí)間:2012-03-19 來源:網(wǎng)絡(luò) 收藏

FI1200 MK2系列電視信號(hào)前端處理器是飛利浦公司專為計(jì)算機(jī)多媒體環(huán)境下的射頻應(yīng)用而設(shè)計(jì)的。FI1256 MK2是該系列中的一個(gè)型號(hào),它體積小,結(jié)構(gòu)緊湊,性能穩(wěn)定,可直接從射頻信號(hào)解調(diào)出視頻信號(hào)和音頻信號(hào),且只需單一5V電源,因而可在圖文電視接收、有線電視信號(hào)自動(dòng)監(jiān)測(cè)等許多場(chǎng)合得到廣泛的應(yīng)用。筆者曾用它開發(fā)出圖文電視接收卡、電視信號(hào)檢測(cè)系統(tǒng)等多種設(shè)備。

本文引用地址:http://www.butianyuan.cn/article/149390.htm

FI1256 MK2可通過串行接口進(jìn)行控制。當(dāng)使用單片機(jī)進(jìn)行控制時(shí),帶有接口的單片機(jī)可以與FI1256 MK2直接連接,沒有接口的單片機(jī)可以用I/O口線I2C。但是FI1256 MK2在計(jì)算機(jī)擴(kuò)展卡中使用時(shí),為了節(jié)省成本,通過計(jì)算機(jī)的直接對(duì)其進(jìn)行控制時(shí),就需要用計(jì)算機(jī)的總線出I2C總線的。本文給出了用可編程邏輯器件總線I2C總線來對(duì)FI1256 MK2進(jìn)行控制的方法。該方法與PCI總線進(jìn)行模擬的方法相類似。

1 I2C總線操作方式

I2C總線是被廣泛應(yīng)用的串行多主控器總線,它可以讓多個(gè)有控制總線能力的器件連接到總線上。I2C總線通過串行數(shù)據(jù)(SDA)和串行時(shí)鐘(SCL)兩條線使連接在該總線上的器件進(jìn)行數(shù)據(jù)傳輸,每個(gè)器件的識(shí)別由一特定地址確定。除了作為發(fā)送器和接收器外,該器件還可以被設(shè)定為主控器和被控器。主控器用于啟動(dòng)總線上的數(shù)據(jù)發(fā)送,并產(chǎn)生數(shù)據(jù)傳輸所需的時(shí)鐘信號(hào),其他被尋址的器件均認(rèn)為是被控器。SDA線和SCL線都是雙向傳輸線,它們各通過一個(gè)上拉電阻連接到正電源。當(dāng)總線處于空閑狀態(tài)時(shí),兩條線均處于高電平。連接到總線的器件輸出級(jí)必須是集電極開路或漏極開路,以用來產(chǎn)生“線與”功能便于多個(gè)器件的接入。在標(biāo)準(zhǔn)方式下,I2C總線上的數(shù)據(jù)傳輸速率可達(dá)100kbps,在快速方式下則可達(dá)到400kbps。連接到總線上的器件數(shù)量只受400pF的總線電容的限制。進(jìn)行數(shù)據(jù)傳輸時(shí),SDA線上的數(shù)據(jù)在SCL為高電平期間必須是穩(wěn)定的,只有在SCL線上的時(shí)鐘信號(hào)為低時(shí),數(shù)據(jù)線上的狀態(tài)才可以改變。當(dāng)SCL線保持高電平時(shí),通常把SDA線上由高到低和由低到高的電平變化分別定義為開始條件和停止條件。主控器啟動(dòng)數(shù)據(jù)傳輸時(shí),總是先給出開始條件,然后傳輸若干字節(jié)的數(shù)據(jù),最后給出停止條件以結(jié)束一次數(shù)據(jù)傳輸過程。圖1是帶有開始和停止條件的只傳輸一個(gè)字節(jié)的總線時(shí)序。

2 模擬I2C總線時(shí)序

可編程邏輯器件是近二十年發(fā)展起來的專用集成電路的一個(gè)分支,是設(shè)計(jì)新型數(shù)字系統(tǒng)的理想器件。它不僅速度快,集成度高,而且具有用戶可定義的邏輯功能,有的還可以加密,并可以重復(fù)編程,因此,它不僅能適應(yīng)各種應(yīng)用需要,而且可以大大簡(jiǎn)化硬件系統(tǒng),降低成本,提高系統(tǒng)的靈活性、可靠性和保密性,所以,近年來得到了迅速的發(fā)展。在各種可編程邏輯器件中,以CPLD功能最為強(qiáng)大,但價(jià)格較高,使用也較為復(fù)雜。而不但有相當(dāng)強(qiáng)的功能和足夠的靈活性,而且編程控制容易(可使用普通的編程器),價(jià)格很低,接近通用集成電路,故在數(shù)字邏輯不是非常復(fù)雜的系統(tǒng)中使用是非常合適的。

用計(jì)算機(jī)的總線對(duì)FI1256 MK2進(jìn)行編程控制時(shí),可以將FI1256 MK2作為一個(gè)外設(shè),然后用兩根數(shù)據(jù)線模擬SCL和SDA。需要注意的是:由于計(jì)算機(jī)速度高,總線周期短,達(dá)不到I2C總線的定時(shí)要求,因此要在總線周期過后進(jìn)行延時(shí),這樣總線上出現(xiàn)的高阻狀態(tài)或與其它設(shè)備的通信數(shù)據(jù)就會(huì)破壞I2C的時(shí)序,所以應(yīng)將SDA和SCL的狀態(tài)鎖存,以滿足I2C總線的定時(shí)要求。圖2是用GAL與I2C接口電路的設(shè)計(jì)方案。由于對(duì)FI1256 MK2的操作一般只是寫入編程控制字節(jié),因此,為簡(jiǎn)單起見,該電路只用來將計(jì)算機(jī)作為主控器的寫操作時(shí)序。

圖2中,撥碼開關(guān)K用以設(shè)定作為計(jì)算機(jī)外設(shè)的FI1256 MK2的地址,U1用于計(jì)算機(jī)訪問外設(shè)時(shí)地址的譯碼,U2則用于用ISA總線的兩條數(shù)據(jù)線模擬I2C總線時(shí)序。下面給出兩片GAL的邏輯方程(以FAST-MAP格式書寫),并對(duì)照方程簡(jiǎn)要說明電路所實(shí)現(xiàn)的功能。

通過以上方程可使U1完成地址的譯碼功能。當(dāng)ISA總線上出現(xiàn)的外設(shè)地址與撥碼開關(guān)設(shè)定的地址相匹配時(shí),在其地址有效輸出端ADDR上將得到高電平。由于GAL最多只能有8個(gè)或項(xiàng),所以方程中使用了ADD1和ADD2兩個(gè)中間運(yùn)算結(jié)果,他們被當(dāng)作反饋信號(hào)在GAL內(nèi)部重新引到輸入端。使用AEN信號(hào)是為了在DMA周期內(nèi)屏蔽總線上出現(xiàn)的地址。

U2的時(shí)鐘信號(hào)是由地址ADDR和外設(shè)寫信號(hào)IOW的引入是為了消除總線上出現(xiàn)訪問內(nèi)存的信號(hào),同時(shí)利用其上升沿鎖存數(shù)據(jù)。SCL和SDA可分別用數(shù)據(jù)線D0和D1模擬。當(dāng)一個(gè)外設(shè)寫周期過后,D0和D1的數(shù)據(jù)將鎖存在SDA和SCL上,而在下一個(gè)對(duì)相同外設(shè)地址的外設(shè)寫周期到來之前是不變的。這就使得I2C總線的時(shí)序可以在D0和D1兩根數(shù)據(jù)線上通過間隔輸出數(shù)據(jù)的方式獲得。

節(jié) 通過分析圖1給出的數(shù)據(jù)傳輸格式,可以把傳送的數(shù)據(jù)流劃分為三種傳送狀態(tài),即傳送起始信號(hào)、傳送終止信號(hào)和傳送一個(gè)字節(jié)(后面帶一個(gè)應(yīng)答位)。不同的數(shù)據(jù)過程只是寫入的數(shù)據(jù)字節(jié)數(shù)目不同。只要模擬軟件能實(shí)現(xiàn)上述三種傳送狀態(tài),就可以模擬出任何的主控器寫操作過程。因此可以用下列子程序分別實(shí)現(xiàn)上述三種傳送狀態(tài)。

(1)字節(jié)傳送子程序

由于SCL和SDA是用D1和D0模擬的,所以,只要往設(shè)定的I/O地址傳送相應(yīng)的數(shù)據(jù)就可以模擬傳送不同的數(shù)據(jù)字節(jié)。為了保證數(shù)據(jù)的可靠傳輸,I2C總線規(guī)范對(duì)總線上的時(shí)序作了嚴(yán)格的規(guī)定。實(shí)驗(yàn)證明,ISA總線上信號(hào)的上升沿和下降沿都在10ns以內(nèi),完全可以滿足I2C總線對(duì)上升沿與下降沿的要求,所以不需考慮信號(hào)的上升與下降時(shí)間,而只需考慮信號(hào)的建立和保持所需的時(shí)間即可。

根據(jù)對(duì)I2C的定時(shí)要求,可以在SCL低電平的中點(diǎn)將信號(hào)進(jìn)行分割,并把一個(gè)字節(jié)數(shù)據(jù)分為8個(gè)比特來分別進(jìn)行傳送(傳送0和1分別用兩個(gè)子程序?qū)崿F(xiàn)),從而使SDA線上的數(shù)據(jù)變化總是處在SCL低電平的中點(diǎn)。圖3所示是傳送一比特?cái)?shù)據(jù)的定時(shí)時(shí)序圖。

由于在對(duì)FI1256 MK2的操作過程對(duì)實(shí)時(shí)性要求不是太高,所以可以使傳送一比特?cái)?shù)據(jù)的三個(gè)狀態(tài)都持續(xù)5.0μs,這樣,就可以滿足所有的定時(shí)要求。把圖3中的兩個(gè)定時(shí)圖進(jìn)行組合即可傳送任意的數(shù)據(jù)字節(jié)。在每個(gè)數(shù)據(jù)字節(jié)的8比特?cái)?shù)據(jù)后,都會(huì)在SCL上送出一個(gè)時(shí)鐘周期而讓SDA保持高電平,以使FI1256 MK2送出應(yīng)答信號(hào)。應(yīng)答信號(hào)定時(shí)圖與圖3(a)相同。

(2)起始信號(hào)和終止信號(hào)模擬子程序

起始信號(hào)和終止信號(hào)實(shí)際上是SCL為高電平期間在SDA上出現(xiàn)一個(gè)由高到低或由低到高的變化。起始信號(hào)和終止信號(hào)的定時(shí)圖如圖4所示。操作時(shí),往D1和D0送相應(yīng)的數(shù)據(jù)即可模擬此定時(shí)圖,從而實(shí)現(xiàn)I2C總線傳輸?shù)钠鹗己徒K止。

3 FI1256 MK2的功能與控制

FI1256 MK2在輸入75Ω射頻信號(hào)時(shí)可以直接解調(diào)出峰-峰值為1V的視頻信號(hào)和聲音信號(hào)(同時(shí)給出第二伴音中頻信號(hào))。輸入射頻信號(hào)可從49.75MHz無縫覆蓋至863.25MHz,其中包括所有增補(bǔ)頻道。其調(diào)諧和波段切換均可通過內(nèi)置的I2C總線接口進(jìn)行。由于內(nèi)建了直流-直流變換器,故只需單一5V電源即可,由此可見,F(xiàn)I1256 MK2是真正的5V器件,簡(jiǎn)化了外圍電路的設(shè)計(jì)。

對(duì)FI1256 MK2的控制有讀和寫兩種模式。寫模式可將調(diào)諧信息通過I2C總線寫入,而讀模式則可以讀出內(nèi)部鎖定狀態(tài)。一般只使用寫模式,寫模式時(shí)需寫入5個(gè)字節(jié),可用于設(shè)置地址、鎖相環(huán)、調(diào)諧速度、調(diào)諧步長(zhǎng)、工作模式、波段和編程頻率。寫模式下的編程方式有以下四種:

其中,前兩種用于在所有頻道間調(diào)諧,后兩種用于在同波段內(nèi)的頻道間調(diào)諧。各種編程方式的不同點(diǎn)在于寫入字節(jié)數(shù)的區(qū)別,只要按照I2C時(shí)序的要求將給定的字節(jié)依次寫入即可實(shí)現(xiàn)編程控制。

可編程邏輯器件的應(yīng)用是數(shù)字電路的設(shè)計(jì)方向。實(shí)際應(yīng)用證明,GAL的功能與靈活性對(duì)于一般的數(shù)字電路系統(tǒng)是非常合適的,它不但能有效地提高系統(tǒng)的可靠性和保密性,而且可以降低成本,提高系統(tǒng)的靈活性。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉