新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > FPGA并行數(shù)字序列傳輸與接口技術(shù)的研究和應用

FPGA并行數(shù)字序列傳輸與接口技術(shù)的研究和應用

作者: 時間:2011-10-19 來源:網(wǎng)絡 收藏

1 引言

本文引用地址:http://butianyuan.cn/article/150112.htm

   在國內(nèi)外經(jīng)過歷時十余載的以硬件、系統(tǒng)及設計為主要內(nèi)容的迅速發(fā)展 之后,其現(xiàn)代信息處理與控制的發(fā)展已開始崛起。顯然,一系列以乘法和加法為主的現(xiàn) 代信息處理算法能夠發(fā)揮算法的優(yōu)勢,然而,算法中反復遇到的信息在節(jié) 點與模塊之間的序貫傳遞和交接,則給多路處理過程帶來了時差和異步的問題。例如, 系統(tǒng)辨識[1]的最小二乘參數(shù)估計算法中,信息壓縮矩陣與模型參數(shù)估計向量在地進行著 遞推計算,而無數(shù)次循環(huán)的中間結(jié)果則需要進行首尾交接;人工神經(jīng)網(wǎng)絡[2]的訓練與執(zhí)行中 同一層的所有節(jié)點的各路輸入在進行著并行的加權(quán)求和與活化函數(shù)的代入計算,但層與層之 間則需要進行節(jié)點間的數(shù)據(jù)交錯傳遞;同樣,Kalman 濾波[3]算法中的觀測向量、狀態(tài)向量、 控制向量與噪聲向量都在相鄰的兩個時刻之間進行著數(shù)據(jù)傳遞。由于在同一層次上被并行地 執(zhí)行的各路的行進速度并不相同,交接的過程就需要互相等待,整個過程就需要統(tǒng)一控制, 否則將會出現(xiàn)數(shù)據(jù)丟失或阻塞。

  本文將從硬件結(jié)構(gòu)與功能的Verilog 語言數(shù)據(jù)流描述的角度,逐層討論問題的解決辦法 。

  2 的數(shù)據(jù)

  2.1 模塊內(nèi)的數(shù)據(jù)

  在一個模塊內(nèi),變量之間的數(shù)據(jù)傳輸的性質(zhì)可分別用 reg(寄存功能,有延時性) 和wire(連線功能,無延時性)來定義。Reg 型常表示“always”( 觸發(fā)器)模塊的指定信 號,前者由后者通過使用行為描述語句來表達邏輯關(guān)系。

  而wire 型常表示“assign”關(guān)鍵字的制定組合邏輯信號。當輸入輸出信號類型默認時自 動定義為wire 型。wire 型信號可以用作任何方程式的輸入,并且wire 型變量通常是用來表 示單個門驅(qū)動或連續(xù)賦值語句驅(qū)動的網(wǎng)絡型數(shù)據(jù)。

  2.2 模塊間的數(shù)據(jù)傳輸

  模塊間的數(shù)據(jù)傳輸例如延時輸出寄存器,它是一個使用了可控延時寄存器功能的AND 邏輯模塊(記作AND_G2)的數(shù)據(jù)流描述如下:


  該程序中AND_G2_teST 為頂層模塊,AND_G2 作為一個單獨的模塊被頂層模塊所調(diào) 用。通過綜合控制,A、B 的輸入信號達到同步。

  3 FPGA-信息處理實例—簡單人工神經(jīng)網(wǎng)絡設計

  一個包括三個輸入、單個輸出、一個三節(jié)點隱含層的前向型人工神經(jīng)網(wǎng)絡結(jié)構(gòu)如圖1 所示。下面從多個角度討論數(shù)據(jù)的處理與傳輸。

  3.1 信息處理數(shù)學過程為:


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉