基于DSP的頻率特性測(cè)試儀設(shè)計(jì)
摘要 基于直接數(shù)字頻率合成技術(shù)的思想,采用現(xiàn)代數(shù)字信號(hào)處理和顯示技術(shù),設(shè)計(jì)了一臺(tái)低成本、數(shù)字化、智能化的頻率特性測(cè)試儀。實(shí)現(xiàn)了對(duì)20 Hz~150 MHz范圍內(nèi)任意頻段的被測(cè)網(wǎng)絡(luò)幅頻特性和相頻特性測(cè)量。完成了數(shù)據(jù)存儲(chǔ)、-3曲帶寬計(jì)算、峰值查找等功能,幅度檢測(cè)精度達(dá)到1dBm,相位檢測(cè)精度1°等指標(biāo)。
關(guān)鍵詞 DSP;DDS;幅頻測(cè)量;相頻測(cè)量
傳統(tǒng)掃頻儀的信號(hào)源大多采用LC電路構(gòu)成的振蕩器,大量使用分立元器件來實(shí)現(xiàn)各功能,顯示部分采用傳統(tǒng)的掃描顯示器。因此傳統(tǒng)結(jié)構(gòu)的掃頻儀不僅結(jié)構(gòu)復(fù)雜、體積龐大、價(jià)格昂貴、操作復(fù)雜,而且由于各元件分散性大,參數(shù)變化容易受外部環(huán)境變化影響,精度不高。目前,以Agilent等為代表的儀器生產(chǎn)廠家提供了多種高性能的頻率特性測(cè)試儀。但其產(chǎn)品主要集中在射頻、微波等高頻領(lǐng)域,中低頻段的產(chǎn)品相對(duì)缺乏。本文基于直接數(shù)字頻率合成(DDS)的技術(shù)思想,采用DSP和FPGA架構(gòu)的現(xiàn)代數(shù)字信號(hào)處理技術(shù),設(shè)計(jì)了一臺(tái)低成本,高度數(shù)字化和智能化的頻率特性測(cè)試儀,實(shí)現(xiàn)了對(duì)20 Hz~150 MHz范圍內(nèi)任意頻段的被測(cè)網(wǎng)絡(luò)幅頻特性和相頻特性測(cè)量和顯示,完成了數(shù)據(jù)存儲(chǔ)回放和傳輸,-3 dB帶寬計(jì)算,峰值查找等功能。幅度檢測(cè)精度達(dá)到1dBm,相位檢測(cè)精度1°的指標(biāo)。
1 系統(tǒng)組成
頻率特性分析儀主要包括控制和數(shù)據(jù)存儲(chǔ)處理單元、DDS信號(hào)源單元、幅度和相位檢測(cè)單元、數(shù)據(jù)采集單元、顯示及交互接口單元,系統(tǒng)總體框圖如圖1所示。
2 系統(tǒng)設(shè)計(jì)
2.1 控制與數(shù)據(jù)處理單元
ADSP—BF532和FPGA(EP1C3)是控制與數(shù)據(jù)存儲(chǔ)處理單元的核心。DSP通過PPI、SPI和PF接口與FPGA進(jìn)行雙向數(shù)據(jù)通信,實(shí)現(xiàn)鍵盤讀取,DDS掃描,A/D采集,LCD掃描等功能,通過UART單元與計(jì)算機(jī)實(shí)現(xiàn)數(shù)據(jù)傳輸和遠(yuǎn)程控制。FPGA完成了TFT_LCD和VGA同步顯示時(shí)序轉(zhuǎn)換、鍵盤掃描、SPI通信和信號(hào)分配等功能。另外,DSP通過EBIU單元連接AM29LV800和MT48L32M16分別作為程序與工作狀態(tài)存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)與顯示緩存。工作原理如圖2所示。
評(píng)論