基于DSP的頻率特性測(cè)試儀設(shè)計(jì)
2.2 數(shù)據(jù)采集單元
數(shù)據(jù)采集單元采用多路A/D轉(zhuǎn)換器將幅度和相位的模擬電壓信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)供DSP和FPGA進(jìn)行處理和傳輸,是模擬電路和數(shù)字電路之間的“橋梁”。本儀器中選用AD7655采集信號(hào)。該A/D轉(zhuǎn)換器具有4個(gè)模擬輸入通道,16位采樣精度,最高采樣率為1MHz。采用16位并行和SPI等傳輸模式。REF3125提供A/D轉(zhuǎn)換器所需的2.5 V參考電壓。
2.3 DDS信號(hào)源單元
DDS技術(shù)是一種把一系列數(shù)字量形式的信號(hào)通過DAC轉(zhuǎn)換成模擬量形式信號(hào)的合成技術(shù)。DDS技術(shù)建立在采樣定理的基礎(chǔ)上,它首先對(duì)需要產(chǎn)生的波形進(jìn)行采樣,將采樣值數(shù)字化后存入存儲(chǔ)器做為查找表,然后再通過查找表將數(shù)據(jù)讀出,經(jīng)過D/A轉(zhuǎn)換器轉(zhuǎn)換成模擬量,把存入的波形重新合成出來。雖然DDS系統(tǒng)的結(jié)構(gòu)有很多種,但其基本的電路原理,如圖3所示。本文引用地址:http://butianyuan.cn/article/150592.htm
本儀器選用的DDS芯片AD9958是一款高性能雙通道直接數(shù)字頻率合成器,具有兩個(gè)獨(dú)立的DDS核,分別具有兩個(gè)獨(dú)立的32位頻率控制字和14位相位控制字,一個(gè)10位的幅度控制字。內(nèi)部集成PLL,芯片最高工作頻率500 MHz,輸出信號(hào)最高頻率可達(dá)180 MHz。DSP通過SPI和PF接口經(jīng)FPGA信號(hào)分配邏輯對(duì)AD9958進(jìn)行頻率、相位和幅度控制字的配置,如圖4所示。
評(píng)論