I2C總線接口邏輯分析
3 I2C總線接口邏輯的構(gòu)成
3.1 I2C總線接口電路的結(jié)構(gòu)
I2C總線接口邏輯框圖如圖5所示。
在電路設(shè)計(jì)中,各功能塊的硬件實(shí)現(xiàn)介紹如下。
啟動(dòng)、停止檢測(cè)電路應(yīng)用兩個(gè)D觸發(fā)器來(lái)分別響應(yīng)SDA在SCL為高電平時(shí)的電平跳變。
移位寄存器電路由9個(gè)D觸發(fā)器串聯(lián)成9級(jí)移位寄存器,包括8位字節(jié)和1位應(yīng)答位,實(shí)現(xiàn)SDA上數(shù)據(jù)的串并行轉(zhuǎn)換。寄存器復(fù)位值為“111111110”,接收8位字節(jié)后為“0D7D6D5D4D3D2D1D0”,即應(yīng)答位為“0”,在第9個(gè)時(shí)鐘時(shí)輸出低電平作為應(yīng)答信號(hào)。
可編程地址發(fā)生器電路生成器件地址,7位器件地址由器件編號(hào)地址(高4位)和引腳地址(低3位)組成。通過(guò)改變器件引腳的連接方式,就可改變器件地址,因此使應(yīng)用方便靈活。
地址比較器電路由門(mén)電路組成布爾代數(shù)式邏輯,對(duì)尋址字節(jié)進(jìn)行判斷。若地址正確則將RS觸發(fā)器置“1”,使能譯碼器輸出。
3.2 I2C總線接口工作流程
I2C總線接口工作流程如圖6所示。
評(píng)論