新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于LZW算法的數(shù)據(jù)無損壓縮硬件實(shí)現(xiàn)

基于LZW算法的數(shù)據(jù)無損壓縮硬件實(shí)現(xiàn)

作者: 時(shí)間:2011-04-10 來源:網(wǎng)絡(luò) 收藏

  2 FPGA

  2.1 結(jié)構(gòu)

  的FPGA,其內(nèi)部功能模塊劃分如圖2所示。

  

內(nèi)部功能模塊劃分
2.2 各功能模塊說明

  輸入/輸出緩存模塊完成FPGA所有傳輸工作,為了保證異步時(shí)鐘域數(shù)據(jù)同步,使用FPGA片內(nèi)的Block RAM構(gòu)成一個(gè)FIFO對(duì)輸入數(shù)據(jù)進(jìn)行緩存。

  字典存儲(chǔ)器模塊需要存放字典項(xiàng)的三部分內(nèi)容:字典項(xiàng)編碼、前綴碼、當(dāng)前碼。將存儲(chǔ)器的容量設(shè)計(jì)為1K。采用FPGA內(nèi)部宏單元lpm-ram-dp(單口RAM)設(shè)計(jì)字典存儲(chǔ)器。

  算法實(shí)現(xiàn)模塊要實(shí)現(xiàn)匹配串的查找、判斷字典相應(yīng)地址內(nèi)容是否為空、比較字典地址相應(yīng)內(nèi)容是否匹配或沖突、沖突時(shí)重新生成地址、編碼輸出控制、結(jié)束控制等功能。

  外接閃存數(shù)據(jù)寬度為8位,所以壓縮后輸出數(shù)據(jù)位數(shù)需要轉(zhuǎn)換。數(shù)據(jù)轉(zhuǎn)換模塊就是實(shí)現(xiàn)壓縮后數(shù)據(jù)由13位向8位的轉(zhuǎn)換。

  時(shí)鐘處理與控制模塊主要完成時(shí)鐘的匹配與控制,對(duì)各個(gè)功能模塊分配時(shí)鐘,并初始化各使能端信號(hào)。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉