新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 嵌入式設(shè)計(jì)的圖形化編程縮短開發(fā)時(shí)間

嵌入式設(shè)計(jì)的圖形化編程縮短開發(fā)時(shí)間

作者: 時(shí)間:2010-12-22 來源:網(wǎng)絡(luò) 收藏

對于許多系統(tǒng)而言,建模平臺必須納入與最終發(fā)布完畢的系統(tǒng)相同的組件。這些組件通常是:用于執(zhí)行確定算法的實(shí)時(shí)處理器、用于高速處理或?qū)?shí)時(shí)處理器連至其他組件的可數(shù)字邏輯,以及各類I/O與外設(shè) [圖 4]。最后,若暢銷I/O在與各個(gè)系統(tǒng)配合使用時(shí),無法滿足您的全部需要,平臺也應(yīng)能在需要時(shí)得到擴(kuò)展并接受定制。


圖 4. 系統(tǒng)的典型組件

National Instruments公司提供了數(shù)種類型的建模平臺,其中包括NI CompactRIO。該平臺含有系統(tǒng)的所有基本模塊。 該控件包含一個(gè)運(yùn)行實(shí)時(shí)操作系統(tǒng)的32位處理器。 CompactRIO背板包含的FPGA可執(zhí)行高速處理,且為包含模擬輸入與輸出、數(shù)字輸入與輸出、計(jì)數(shù)器/定時(shí)器等功能的I/O模塊,配置并提供實(shí)際接口。每個(gè)模塊都包括:與傳感器和激勵(lì)器的直接連接,以及內(nèi)置的信號調(diào)理與隔離。同時(shí)包括的模塊包令者通過平臺擴(kuò)展,納入自定義模塊——全部插入該COTS架構(gòu)。

此外,CompactRIO采用工業(yè)化封裝(-40 ºC到70 ºC,50G防振動)、占地?。?.5英寸 x 3.5英寸 x 7.1英寸)、供電要求低(典型的7W到10W),這使它不僅非常適于建模,而且非常適于車載、機(jī)器控制和板載預(yù)測性維護(hù)應(yīng)用的部署。

自定義部署功能

如前所述,由于包裝、耐用性和成本方面的優(yōu)勢,CompactRIO常用作建模和部署。然而,用戶有時(shí)會因?yàn)橐?guī)格或供電因素,選擇更小的自定義板卡。為滿足該需求,師可通過LabVIEW模塊,將代碼部署于任一32位處理器,從而節(jié)省軟件購買成本。

LabVIEW嵌入式開發(fā)模塊結(jié)合了化開發(fā)的上述所有優(yōu)點(diǎn),以及現(xiàn)成的分析函數(shù)、集成式I/O和交互式化調(diào)試。該模塊能夠?qū)⑷我?2位微處理器作為對象;由它提供的框架能夠開放地集成各類目前以C為基礎(chǔ)的第三方工具鏈(tool chain)和操作系統(tǒng),從而將自定義板卡作為對象。一經(jīng)集成,用戶便能實(shí)現(xiàn)100%的化開發(fā),并交互式地調(diào)試其應(yīng)用。通過將生成的代碼與目前市場上的所有目標(biāo)集成,用戶可以最為靈活地實(shí)現(xiàn)最多的目標(biāo)功能。

這種新技術(shù)使越來越多的科學(xué)家、工程師和各領(lǐng)域的專家,能夠更為便捷地設(shè)計(jì)算法、開發(fā)應(yīng)用、邏輯、建模系統(tǒng)并將系統(tǒng)部署于指定的對象。

結(jié)論

圖形化系統(tǒng)設(shè)計(jì)帶來了結(jié)合硬件平臺的軟件平臺,這能夠極大縮減開發(fā)成本和面市。集成多種運(yùn)算模型的軟件平臺,最大程度地了將項(xiàng)目指標(biāo)實(shí)現(xiàn)為具體設(shè)計(jì)的。靈活的COTS硬件建模平臺可支持軟件平臺并提供自定義組件,通過縮減自定義硬件的設(shè)計(jì)和設(shè)計(jì)成本,最大程度地第一次建模的時(shí)間。此外,通過實(shí)際I/O的建模保證了更優(yōu)質(zhì)的設(shè)計(jì)——減少了目前的設(shè)計(jì)失誤。最后,由于圖形化軟件從設(shè)計(jì)到平臺建模,到最終的目標(biāo)部署均保持一致,從而使代碼利用率達(dá)到最高,并且使得向最終部署的轉(zhuǎn)換簡單易行。

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)

上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉