新聞中心

EEPW首頁 > 手機(jī)與無線通信 > 設(shè)計(jì)應(yīng)用 > 飛思卡爾推出QorIQ通信平臺 首款八核微處理器行業(yè)最高標(biāo)準(zhǔn)

飛思卡爾推出QorIQ通信平臺 首款八核微處理器行業(yè)最高標(biāo)準(zhǔn)

作者: 時間:2009-01-16 來源:網(wǎng)絡(luò) 收藏
飛思半導(dǎo)體 P4080多核處理器,一個旨在為嵌入式多核空間中的性能、功效和編程性設(shè)定新的非常先進(jìn)的八核處理器。
P4080多核處理器是飛思的標(biāo)志性成員,基于45 nm處理技術(shù)。它集成了增強(qiáng)的PowerArchitecture內(nèi)核、三級緩存分層、創(chuàng)新CoreNet片上結(jié)構(gòu)和數(shù)據(jù)路徑加速,可在最大30W的功率電路內(nèi)提供卓著性能。
P4080能夠并行處理控制平面、數(shù)據(jù)平面和應(yīng)用層的處理任務(wù),它非常適合于聯(lián)網(wǎng)、電信、工業(yè)、軍事和航天領(lǐng)域的一些應(yīng)用,如交換機(jī)、企業(yè)和服務(wù)提供商路由器、接入和媒體網(wǎng)關(guān)、基站控制器、無線網(wǎng)絡(luò)控制器(RNC)和通用嵌入式計(jì)算系統(tǒng)。

實(shí)現(xiàn)卓越性能的架構(gòu)要點(diǎn)
P4080 SoC內(nèi)置8個增強(qiáng)型Power Architecturee500mc內(nèi)核,目標(biāo)直指1.5 GHz的頻率。每個內(nèi)核都有其自己的專用128 KB L2后端緩存,并能夠接入2 MB共享前端L3緩存。完全的處理器獨(dú)立性(包括啟動和重置各單個e500mc內(nèi)核的能力)是該器件最顯著的特征。內(nèi)核可以作為8個對稱多處理(SMP)內(nèi)核或8個完全不對稱多處理(AMP)內(nèi)核,也可以SMP和AMP組的組合且以不同程度的獨(dú)立性進(jìn)行運(yùn)行。此外,內(nèi)核還能夠運(yùn)行不同操作系統(tǒng)(0S)或者在無0S情況下運(yùn)行,為用戶提供了在控制、數(shù)據(jù)路徑和應(yīng)用處理間進(jìn)行分區(qū)的極大靈活性。
整體性能通過數(shù)據(jù)路徑加速架構(gòu)(DPAA)得以增強(qiáng),而DPAA同時又提供高聯(lián)網(wǎng)性能,降低了軟件復(fù)雜性。該加速架構(gòu)與內(nèi)核一起,管理分組路由、安全、服務(wù)質(zhì)量和深度分組檢測,讓內(nèi)核把注意力集中到增值服務(wù)和應(yīng)用處理上來。由于消除了其他多核方法中常見的一些與共享總線/共享存儲器架構(gòu)有關(guān)的總線爭奪、瓶頸和延遲問題,CoreNet結(jié)構(gòu)因此也提高了性能。
QorIQ P4080內(nèi)置各種令人印象深刻的高速I/0技術(shù),包括2個10 Gbps以太網(wǎng)(XAUI)控制器、8個1 Gbps以太網(wǎng)(SGMII)控制器、3個運(yùn)行在5 GHz頻率上的PCI Express v2.O控制器/端口、2個運(yùn)行在3.125GHz頻率上的串行RapidIO 1.2控制器/端口。

本文引用地址:http://butianyuan.cn/article/158205.htm


面向下一代的QorIQ多核
飛思半導(dǎo)體全新的QorIQ,旨在實(shí)現(xiàn)下一代聯(lián)網(wǎng),把嵌入式多核的應(yīng)用提高到一個新水平。新QorIQ平臺是飛思卡爾PowerQUICC處理器的下一代產(chǎn)品,可以讓開發(fā)人員自信地移植到多核。
多核是一項(xiàng)異常復(fù)雜的技術(shù),對功率、成本和性能要求都受到嚴(yán)格限制的嵌入式領(lǐng)域來說尤其如此。實(shí)現(xiàn)多核需要的不僅僅是先進(jìn)的硅,還要求深入、系統(tǒng)地了解內(nèi)核、操作系統(tǒng)和軟件是如何在一起工作的。現(xiàn)在有了QorIQ,嵌入式就有了第二代嵌入式多核,以及一個來自飛思卡爾的可靠合作伙伴的連貫的多核移植解決方案。
QorIQ平臺有單核、雙核和多核處理器,它們?nèi)炕陲w思卡爾的e500 Power Architecture技術(shù)。平臺從P1和P2開始,它們由5個封裝、引腳和軟件兼容的處理器組成,以簡化從單核到雙核處理的過渡。P3和P4平臺使開發(fā)人員能夠遷移到“多核”領(lǐng)域,滿足更高級的處理需求。P5平臺是嵌入式功率預(yù)算范圍內(nèi)性能最高的飛思卡爾解決方案。所有這些QorIQ平臺都配有廣泛的編程支持,以幫助開發(fā)人員最大限度地利用他們的多核實(shí)施。

出色的性能和可編程能力
飛思卡爾的QorIQ平臺統(tǒng)一使用高性能e500 PowerArchitecture內(nèi)核,這些內(nèi)核的頻率范圍從400MHz到1.5 GH不等。QorIQ系列的高端產(chǎn)品還具有進(jìn)一步提升性能的突破性嵌入式處理創(chuàng)新,包括每個內(nèi)核的專屬后端緩存、數(shù)據(jù)路徑加速架構(gòu)(DPAA)和CoreNet相干性構(gòu)造。
QorIQ平臺最低為45nm量級,并提供了一個32 nm(及以上)路線圖。與其他嵌入式多核架構(gòu)相比,基于QorIQ技術(shù)的產(chǎn)品功耗要低得多。45nm節(jié)點(diǎn)上提供的QorIQ產(chǎn)品包括的解決方案,其范圍從4W上高度集成的產(chǎn)品到30W以下的“多核”器件。QorIQ P3和P4平臺允許系統(tǒng)開發(fā)人員嚴(yán)格管理器件頻率和電壓。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉