關(guān) 閉

新聞中心

EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > 模塊化機(jī)器人嵌入式多核主控制器設(shè)計

模塊化機(jī)器人嵌入式多核主控制器設(shè)計

作者: 時間:2012-05-23 來源:網(wǎng)絡(luò) 收藏

在求解加速度的基礎(chǔ)上可以得出末端運(yùn)行線速度,末端線速度分為加速段、勻速段和減速段,其具體表達(dá)式為:

h.JPG

在得到了線速度和角速度之后就可以通過雅克比矩陣得出各個關(guān)節(jié)的關(guān)節(jié)角速度,再乘以固定的時間即可得出在每一步的關(guān)節(jié)轉(zhuǎn)角。

2 Nios II軟核體系結(jié)構(gòu)

Nios II是Altera公司的第二代用戶可配置的通用32位RISC軟核處理器,是Altera公司特有的基于通用FPGA架構(gòu)的CPU軟核。它具備完整的32位指令集、32位數(shù)據(jù)通道和地址空間;帶有32個通用寄存器;支持32個外部中斷源;單指令的32位與32位乘法和除法結(jié)果是32位;對于結(jié)果為64位或128位的乘法,提供專用指令;大多數(shù)指令可以在一個時鐘周期內(nèi)完成;帶有單指令桶形移位寄存器;可以訪問各種片上外設(shè),提供與片外存儲器和外設(shè)的接口;處理器性能超過200 DMIPS。

Nios II是一個可配置的軟核處理器,用戶可以根據(jù)性能和成本的要求來增加或刪減處理器的功能。Nios II處理器不像ARM那樣是由固定的芯片來實現(xiàn),而是采用IP核的方式實現(xiàn)的,可以配置在滿足任何要求的AlteraFPGA器件中,因此,Nios II處理器給實際應(yīng)用帶來了很大的靈活性。只要芯片上有足夠的空間,就可以不斷進(jìn)行升級而不用修改電路結(jié)構(gòu)。另外,Nios II處理器作為一個標(biāo)準(zhǔn)的RISC處理器,具有執(zhí)行標(biāo)準(zhǔn)的C源代碼和程序的可移植性強(qiáng)等特點(diǎn)。

3 協(xié)處理器結(jié)構(gòu)

由于的控制需要進(jìn)行大量復(fù)雜的三角函數(shù)運(yùn)算以及矩陣運(yùn)算,單一Nios II軟核處理器在完成這些運(yùn)算的同時并不能保證控制的快速性、實時性要求。因此本文一個專用的IP軟核作為協(xié)處理器,用來進(jìn)行各種運(yùn)動學(xué)的解算。

j.JPG

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
電容式觸摸屏相關(guān)文章:電容式觸摸屏原理


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉