基于FPGA的DDS調(diào)頻信號的研究與實現(xiàn)
——
直接數(shù)字頻率合成器(DDS)技術(shù),具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數(shù)字化便于單片集成、有利于降低成本、提高可靠性并便于生產(chǎn)等優(yōu)點。目前各大芯片制造廠商都相繼推出采用先進CMOS工藝生產(chǎn)的高性能和多功能的DDS芯片,專用DDS芯片采用了特定工藝,內(nèi)部數(shù)字信號抖動很小,輸出信號的質(zhì)量高。然而在某些場合,由于專用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統(tǒng)的要求差距很大,這時如果用高性能的FPGA器件設(shè)計符合自己需要的DDS電路就是一個很好的解決方法,它的可重配置性結(jié)構(gòu)能方便的實現(xiàn)各種復雜的調(diào)制功能,具有很好的實用性和靈活性。
2DDS調(diào)頻信號發(fā)生器框圖設(shè)計
3 DDS調(diào)制信號發(fā)生器FPGA電路設(shè)計
圖2給出了DDS調(diào)制信號發(fā)生器核心單元的FPGA電路設(shè)計圖。其設(shè)計方案采用ALTERA公司的Cyclone系列EP1C6T144C6芯片,加法器為12位,調(diào)制信號波形存儲器為4096
評論