新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 不同電源供電的電路橋接的有效方法

不同電源供電的電路橋接的有效方法

作者: 時間:2010-09-29 來源:網(wǎng)絡 收藏



3.3V器件的VOH 電平一般比5V CMOS器件的VIH(0.7Vdd = 3.5V)稍低。一種簡單的解決方案是使用二極管來實現(xiàn)電壓轉換。

上面的將輸出電壓增大了約0.6V。從而正好將3.3V CMOS輸出電壓轉換到了5V CMOS輸入范圍內。對于邏輯低電壓信號也進行了同樣大小的轉換。但,CMOS輸入的 VIL (max)約為1.5V,因此電壓轉換后的信號仍然滿足 VIL 參數(shù)的要求。對于這一配置,需要考慮幾件事。當3.3V器件輸出0邏輯電平時,的汲取電流也將增加。因此應當仔細研究一下3.3V器件VOL 規(guī)范對灌電流的限制。通常,灌電流越大,VIL就越高。因此需要小心不要違反VIL參數(shù)要求。如果CMOS 輸出VOL過高,則必須考慮加大上拉電阻值。如果電阻太大,二極管偏置電流會變低,從而導致二極管的開關速率降低。

Microchip新推出的16位PIC24系列單片機提供了可簡化5V接口的獨特功能。該系列單片機的輸入引腳可承受 5V(或 5.5V)電壓,即使器件正常情況下運行在3.3V或更低的Vdd電壓下。這些輸入引腳不需要連接到Vdd的箝位二極管,而是采用了的ESD保護機制。對于5V接口來說,這是非常重要的特性,因為這樣不需要電阻分壓器就可以直接將5V輸出連接到3.3V器件。讓我們回到圖3的例子,可見添加了這一功能即可實現(xiàn)無縫的5V接口。

有些單片機產品還進一步增強了這一功能,提供了通過外部5V上拉電阻產生5V輸出的能力。3.3V器件驅動3.3V輸出,但能承受5V的輸入。這些引腳提供數(shù)字控制的漏極開路輸出,使您可以選擇將引腳上拉到5V,而不會違反任何規(guī)范。這一功能支持通過CMOS輸入與5V器件方便地接口。




當采用上拉電阻配置(見圖6)時,需要考慮兩個器件間的連接電容,從而確定端口引腳處信號的上升/下降速率(和最大開關頻率),以及適用的電阻值??紤]下面的公式:



其中 τ = RC 時間常數(shù),R×C

PVdd = 外設電壓Vdd

PVih(min) = 外設的 Vih(min) 值

如果使用下述典型值:

上拉電阻 R = 1K

電容 C(由于引腳和PCB電容) = 10pF

PVdd = 5V

PVih(min) = 0.7×Vdd = 3.5V

則上升/下降時間≈12nS

如果可接受的最小上升/下降脈沖的時間寬度50nS,那么最大的輸出頻率為20MHz。對于大多數(shù)外設互連來說,這已經足夠了。

這種有一個缺點就是當MCU驅動邏輯低電平時,會通過上拉電阻消耗額外的電流。因此設計時需要考慮速度和電流大小兩個因素折衷選擇上拉電阻。需要為您的應用選擇一個折衷的電阻值來提供所需的速度并且確保消耗的電流不超出規(guī)范。

有些人可能認為不能采用這類配置來驅動低阻抗負載。如果希望驅動一個5V的繼電器,那么應當怎么做?幸運的是,對于驅動繼電器這樣的低阻抗負載,上述特性也有幫助。從圖7了解電路配置信息。要驅動此類負載,需要將引腳定義為輸出并驅動為低電平。這里,唯一的限制因素是器件的灌電流能力。要關斷負載,將引腳定義為輸入就可以了。關斷負載會將5V電壓直接饋入輸入引腳。由于引腳可以承受5V電壓,因此這一操作是正確的。換句話說,需要保持輸出鎖存器為邏輯低,并通過切換TRIS(輸入/輸出控制寄存器)來使負載接通/關斷。

本文介紹了由5V和3.3V的電路的。這些完全可以和轉換階段電壓的電路的低成本智能解決方案媲美。同時,大多數(shù)器件很可能會很快轉向使用更低的,從而不再需要進行電路。本文給出的方法對于充分利用半導體行業(yè)的最新發(fā)展趨勢以及降低系統(tǒng)成本肯定會有所幫助。

本文引用地址:http://www.butianyuan.cn/article/180438.htm

DIY機械鍵盤相關社區(qū):機械鍵盤DIY



上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉