新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 一種恒跨導(dǎo)CMOS運算放大器的設(shè)計

一種恒跨導(dǎo)CMOS運算放大器的設(shè)計

作者: 時間:2011-05-23 來源:網(wǎng)絡(luò) 收藏

摘要:設(shè)計了一種寬帶軌對軌,此在3.3 V單電源下供電,采用電流鏡和尾電流開關(guān)控制來實現(xiàn)輸入級總跨導(dǎo)的恒定。為了能夠處理寬的電平范圍和得到足夠的放大倍數(shù),采用用折疊式共源共柵結(jié)構(gòu)作為前級放大。輸出級采用AB類控制的軌對軌輸出。頻率補償采用了級聯(lián)密勒補償?shù)姆椒??;赥SMC2.5μm 工藝,電路采用HSpice仿真,該運放可達到軌對軌的輸入/輸出電壓范圍。
關(guān)鍵詞:軌對軌;;電流開關(guān);AB類輸出級

0 引言
隨著微電子技術(shù)的發(fā)展,混合信號集成電路得到了廣泛應(yīng)用。集成電路已發(fā)展到系統(tǒng)級芯片(SOC)階段。特別是隨著工藝的進步,電路所具有的低成本、低功耗以及高速度等特點,使集成電路的應(yīng)用、理論和技術(shù)發(fā)生了深刻的變化。另外隨著CMOS模擬電路設(shè)計的不斷進步,CMOS技術(shù)不僅是實現(xiàn)SOC的最好選擇,而且是實現(xiàn)模擬集成電路的有效方法。近年來,基于CMOS技術(shù)的低壓、低功耗便攜式產(chǎn)品在人們?nèi)粘I钪械膽?yīng)用越來越廣泛。在低電源電壓條件下,需要增大運放輸入/輸出信號的動態(tài)范圍,實現(xiàn)軌對軌輸出,即供電電源電壓和地(或另一電源電壓)之間的輸入共模范圍和輸出擺幅。對于軌對軌運放,輸入級中跨導(dǎo)會發(fā)生變化,這將會引起信號的失真、環(huán)路增益的變化等。所以,必須使輸入級跨導(dǎo)在整個共模輸入范圍內(nèi)保持恒定。
本設(shè)計是采用電流鏡改變互補差分對尾電流來獲取恒定跨導(dǎo)以實現(xiàn)軌對軌。為了獲得較大的帶寬和增益,輸入級中采用了電流源控制,中間級的電流求和電路采用折疊式共源共柵電路,輸出級采用AB類控制電路,并且通過適當(dāng)選擇最佳的管長比,減少了補償?shù)膹?fù)雜度。

1 輸入級原理與設(shè)計
軌對軌運算放大器在整個共模范圍內(nèi),輸入級的跨導(dǎo)基本保持恒定,這對低電壓應(yīng)用是至關(guān)重要的,其在低電源電壓和單電源電壓下可以有寬的輸入共模電壓范圍和輸出擺幅。軌對軌輸入/輸出功能擴大了動態(tài)范圍,最大限度地提高了放大器的整體性能。
1.1 基本原理
一般情況下,運放的輸入級都采用差分放大器,通過NMOS或PMOS的差分對可實現(xiàn)基本的差分輸入。然而這種單一的差分,并不能滿足軌對軌輸入的需求。
本文設(shè)計的輸入電路如圖1所示,輸入電路由一個PMOS輸入對和一個NMOS輸入對并連構(gòu)成。工作原理如下:

本文引用地址:http://butianyuan.cn/article/187512.htm

c.jpg


(1)若Vss≤Vcm≤VgsP+Vdsat,僅PMOS輸入對導(dǎo)通。其中,Vcm為共模輸入電壓,Vss為負電源,VgsP為PMOS管的柵源電壓,Vdsat為電流源兩端的電壓。
(2)若Vdd≤Vcm≤VgsN+VDSAT,僅NMOS輸入對導(dǎo)通。其中,Vdd為正電源,VgsN為NMOS管的柵源電壓。
(3)若Vcm處于以上兩種情況之外,PMOS,NMOS輸入對均導(dǎo)通。
由此可見,NMOS與PMOS差分對并連時,Vss≤Vcm≤Vdd。
對于該輸入級電路的跨導(dǎo)具體分析如下:
a.jpg
可知:若PMOS或NMOS輸入對分別單獨導(dǎo)通,其跨導(dǎo)均為:
b.jpg
式中:μP,μN分別為PMOS,NMOS載流子遷移率,Cox為單位面積的柵氧化層電容。所以,當(dāng)Vcm處于輸入差分對管不同的工作狀態(tài)時,跨導(dǎo)不恒定,即兩個MOS差分對管同時導(dǎo)通是二者分別單獨工作時的2倍。


上一頁 1 2 3 下一頁

關(guān)鍵詞: CMOS 運算放大器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉