新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > PLD的PROTEUS電路仿真

PLD的PROTEUS電路仿真

作者: 時間:2013-09-04 來源:網(wǎng)絡(luò) 收藏

圖4 16V8元件屬性由前面的設(shè)計(jì)可得3-8譯碼器的真值表:輸入信號輸出信號I3 I2 I1 IO7 IO6 IO5 IO4 IO3 IO2 IO1 IO0 0 0 0 1 1 1 1 1 1 1 0 0 0 1 1 1 1 1 1 1 0 1 0 1 0 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 1 1 0 0 1 1 1 0 1 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 0 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1表1 3-8譯碼器真值表為了觀察16V8的輸入與輸出的對應(yīng)關(guān)系,我們在AT89C52的程序(程序見附錄)中將與I3、I2、I1相連的P2_2、P2_1、P2_0三個端口按真值表中的順序依次改變,觀察LED燈是否由IO0至IO7依附點(diǎn)亮。

將單片機(jī)的程序加入AT89C52后,在Proteus中點(diǎn)擊Play鍵觀看結(jié)果:當(dāng)輸入端的I1、I2、I3值按程序設(shè)定按真值表中的000—111依附改變時,輸出端對應(yīng)LED燈按真值表中的對應(yīng)關(guān)系由IO0至IO7依次點(diǎn)亮,如下圖。說明器件16V8設(shè)計(jì)的三八譯碼器譯碼正確。

圖5譯碼電路對應(yīng)輸入/輸出截圖

圖5譯碼電路對應(yīng)輸入/輸出截圖

4.結(jié)語

單片機(jī)與的結(jié)合是當(dāng)前嵌入式設(shè)計(jì)經(jīng)常采用一的種方式。但如果要進(jìn)行硬件電路測試和系統(tǒng)調(diào)試則比較麻煩,因?yàn)橐M(jìn)行這兩個過程必須在電路板制作完成、元器件焊接完畢之后進(jìn)行。而電路板的制作、元器件的安裝、焊接是費(fèi)時費(fèi)力的,如果采用作為單片機(jī)系統(tǒng)的仿真工具進(jìn)行單片機(jī)和PLD的仿真,則不用制作具體的電路板也能夠完成以上工作。在使用運(yùn)行系統(tǒng)虛擬開發(fā)成功之后再進(jìn)行實(shí)際制作,可以直觀得觀察電路的運(yùn)行情況,提前發(fā)現(xiàn)設(shè)計(jì)的錯誤,可以極大的提高開發(fā)效率、降低開發(fā)成本、提高開發(fā)速度。

程序附錄:

#include sbit P2_0=P2^0;sbit P2_1=P2^1;sbit P2_2=P2^2;

void delaytime(int count);void main(void)

{ while(1)

{ P2_2=0;P2_1=0;P2_0=0;delaytime(500);P2_2=0;P2_1=0;P2_0=1;delaytime(500);P2_2=0;P2_1=1;P2_0=0;delaytime(500);P2_2=0;P2_1=1;P2_0=1;delaytime(500);P2_2=1;P2_1=0;P2_0=0;delaytime(500);P2_2=1;P2_1=0;P2_0=1;delaytime(500);P2_2=1;P2_1=1;P2_0=0;delaytime(500);P2_2=1;P2_1=1;P2_0=1;delaytime(500);

}

void delaytime(int count)
{
int j,k;
while(count-- !=0)
{
for(j=0;j10;j++)
for(k=0;k72;k++)
;
}
}


上一頁 1 2 下一頁

關(guān)鍵詞: PROTEUS PLD 電路仿真

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉