新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > FPGA最小系統(tǒng)電路分析:高速SDRAM存儲(chǔ)器接口電路設(shè)

FPGA最小系統(tǒng)電路分析:高速SDRAM存儲(chǔ)器接口電路設(shè)

作者: 時(shí)間:2013-08-15 來(lái)源:網(wǎng)絡(luò) 收藏

高速存儲(chǔ)器接口電路設(shè)計(jì)

本文引用地址:http://butianyuan.cn/article/189540.htm

可作為軟嵌入式系統(tǒng)的(NIOS II)的程序運(yùn)行空間,或者作為大量數(shù)據(jù)的緩沖區(qū)。是通用的存儲(chǔ)設(shè)備,只要容量和數(shù)據(jù)位寬相同,不同公司生產(chǎn)的芯片都是兼容的。

一般比較常用的SDRAM包括現(xiàn)代HY57V系列、三星K4S系列和美光MT48LC系列。例如,4M×32位的SDRAM,現(xiàn)代公司的芯片型號(hào)為HY57V283220,三星公司的為K4S283232,美光公司的為MT48LC4M32。這幾個(gè)型號(hào)的芯片可以相互替換。SDRAM典型電路如圖2.9所示。

圖2.8  AS模式原理圖

圖2.8 AS模式原理圖

圖2.9 SDRAM典型電路



評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉