新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 一種34位串行編碼方法的設計及其FPGA實現(xiàn)

一種34位串行編碼方法的設計及其FPGA實現(xiàn)

作者: 時間:2013-04-16 來源:網(wǎng)絡 收藏

新型艦艇或航空系統(tǒng)中所裝電子設備數(shù)量較多,布局緊湊,易造成系統(tǒng)內(nèi)部電磁干擾,普通數(shù)字信號不能夠滿足可靠傳輸?shù)囊?,對普?a class="contentlabel" href="http://www.butianyuan.cn/news/listbylabel/label/串行">串行碼進行調(diào)制后傳輸信息,可使信號的抗干擾性能大大增加。RS232、RS422、RS485以及ARINC429等都是電子設備中常用的數(shù)據(jù)傳輸標準。

本文引用地址:http://www.butianyuan.cn/article/189640.htm

某專用接口裝置采用一種點對點的34位數(shù)據(jù)傳輸標準,34位串行經(jīng)耦合變壓器調(diào)制后進行信息傳輸,能夠在惡劣的電磁環(huán)境下可靠傳輸數(shù)據(jù)。為實現(xiàn)對該接口裝置的測試,研制了針對該裝置的檢測設備,可用于該裝置接口功能的檢查和故障排除。

與其他常用的串行(如異步串行碼等)相比,專用接口裝置所采用的34位串行編碼的格式有所不同,常用串行編碼的收發(fā)大都有專用的芯片來完成,而該類型的34位串行編碼沒有相應的號用收發(fā)芯片直接應用,因此在該專用接口裝置檢測設備研制中,基于芯片設計了34位串行編碼信號的檢測電路,實現(xiàn)了34位串行編碼信號的可靠收發(fā)。

1 34位串行編碼的格式

專用接口裝置收發(fā)信息使用的34位串行編碼為歸零碼,解決了數(shù)位難以分辨的問題,接收端可以利用編碼自身攜帶的時鐘信息。34位串行編碼的收發(fā)采用耦合變壓器方式,加大了高電平和低電平之間的電位差,有利于提高傳輸?shù)目煽啃?。串行編碼信號高低電平幅度分別為4 V和0 V,一個碼位的高電平脈沖寬度為0.5μs,歸零時間為0.75μs,傳輸速率為800 kbps。為進一步增強通信的可靠性,串行數(shù)據(jù)采用雙線傳輸。傳輸信息時,信息“1”和信息“0”分別由兩個電纜傳輸,稱為信息“1”線和信息“0”線。

對于信息“1”線,數(shù)據(jù)位為“1”時,發(fā)送一個歸零脈沖,數(shù)據(jù)位為“0”時,發(fā)送低電平;信息“0”線則正好相反,數(shù)據(jù)位為“0”時,發(fā)送一個歸零脈沖,數(shù)據(jù)位為“1”時,發(fā)送低電平。連續(xù)發(fā)送兩個34位串行數(shù)據(jù)時,時間間隔最短不得小于4個歸零脈沖周期。

34位串行編碼的前兩位為校驗位,后32位為數(shù)據(jù)位,均是先傳輸?shù)臀?。校驗位的計?a class="contentlabel" href="http://www.butianyuan.cn/news/listbylabel/label/方法">方法為:32位串行數(shù)據(jù)經(jīng)過模3運算后,取反碼的值即為校驗位。以圖1說明34位串行碼的格式。圖1中要傳輸?shù)?2位數(shù)據(jù)為0X8000FF7E,該數(shù)值經(jīng)過模3運算后,值為0X10,該值取反碼后為0x01,即是校驗位。

2 34位串行編碼收發(fā)模塊的設計與實現(xiàn)

專用接口裝置的檢測設備能夠?qū)崿F(xiàn)34位串行編碼的收發(fā),用以驗證專用裝置的接口功能是否正常,檢測設備的總體結(jié)構(gòu)圖見圖2。實現(xiàn)34位串行編碼的可靠收發(fā)是研制檢測設備的關(guān)鍵技術(shù)。在分析34位串行編碼格式的基礎上,基于芯片EP2C8研制了核心模塊,模塊可以接收上位控制計算機的命令,完成34位串行編碼數(shù)據(jù)的收發(fā)。核心模塊前端的信號調(diào)理電路包括發(fā)送信號時的電流驅(qū)動電路、接收信號時的高速比較器電路以及雙耦合變樂器。

實現(xiàn)34位串行編碼的收發(fā)需要設計34位串行碼的同步時鐘提取電路,通過移位寄存器進行收發(fā),發(fā)送數(shù)據(jù)校驗位的產(chǎn)生和接收數(shù)據(jù)校驗位的驗證需要用到運算模塊,電路設計比較復雜,所需硬件較多,而且由于34位編碼傳輸速率較高,為了保證收發(fā)可靠、不漏碼,從功能和實現(xiàn)成本上考慮,在電路設計上,采用了大規(guī)??删幊踢壿嬓酒瑢崿F(xiàn)34位串行編碼信號的接收和發(fā)送。所用芯片為Altera公司的CvcloneⅡ系列中的EP2C8,該芯片內(nèi)核電壓為1.2 V,輸入輸出口為3.3 V邏輯電平,功耗很低。核心模塊設計采用原理圖輸入和VHDL語言相結(jié)合的方式,利用OuartusⅡ軟件和SignalTap功能進行邏輯電路的開發(fā)和調(diào)試。

2.1 34位串行編碼的接收

34位串行編碼接收模塊結(jié)構(gòu)圖見圖3。在接收34位串行碼時,首先要對接收信號進行解調(diào),來自耦合變壓器的34位串行碼經(jīng)過高速比較器CMP401電路進行整形處理,轉(zhuǎn)變成普通數(shù)字電路容易處理的單極性歸零碼。

接收34位串行編碼信息需利用串行碼自身攜帶的時鐘信息,將信息“1”和信息“0”的脈沖相或,即可得到移位時鐘(Shift-clk)。接收模塊各節(jié)點信號時序圖如圖4所示。


上一頁 1 2 下一頁

關(guān)鍵詞: FPGA 串行 編碼 方法

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉