新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于OpenBus系統(tǒng)的FPGA嵌入式設(shè)計與實現(xiàn)

基于OpenBus系統(tǒng)的FPGA嵌入式設(shè)計與實現(xiàn)

作者: 時間:2012-12-24 來源:網(wǎng)絡(luò) 收藏

在軟件平臺搭建器SwPlatform完成LED器件底層硬件驅(qū)動代碼的基礎(chǔ)上,用C語言設(shè)計應(yīng)用程序代碼,實現(xiàn)32—bit RISC Processor TSK3000A處理器控制LED器件的功能。NanoBoard 3000上有一組共8個LED(RGBUSERLEDS)。程序代碼擬控制LED7的亮度值為最大值的一半,LED0的亮度每隔一定的時間,逐漸增強(qiáng)然后熄滅。程序代碼清單如下:

上述程序中的led_open函數(shù)、led_set_intensity函數(shù)都可以在Altium Designer軟件的知識中心面板查看到其具體含義和調(diào)用方法。
2.3 管腳映射與設(shè)計下載
設(shè)計必不可少的一步是通過約束文件,建立設(shè)計端口與實際目標(biāo)器件真實引腳之間的連接關(guān)系。約束文件中詳細(xì)列出了端口到引腳的映射及其它相關(guān)的設(shè)計特性,如時鐘分配等。配置管理器會自動打開,顯示檢測到的約束文件并添加到工程中,約束配置文件就創(chuàng)建完成了。連接NanoBoard 3000與裝有Altium Designer軟件的電腦,成功下載設(shè)計后,占用的資源情況,如圖6所示。在NanoBoard 3000開發(fā)板上可以看到,最左側(cè)的LED7的亮度是程序中設(shè)定的數(shù)值,而最右側(cè)的LED0亮度則是逐漸變化的,LED的亮暗變化情況與設(shè)計意圖一致。

本文引用地址:http://www.butianyuan.cn/article/189725.htm

f.JPG



3 結(jié)論
基于的FPGA沒有硬件描述語育的編程,文件的設(shè)計像繪制原理圖一樣方便,軟件平臺搭建器SwPlatform為FPGA完成了底層的驅(qū)動代碼。結(jié)合Altium Designer的創(chuàng)新電子平臺NanoBoard3000可片內(nèi)在線調(diào)試,能及時發(fā)現(xiàn)設(shè)計中的問題,節(jié)約項目的研發(fā)與設(shè)計時間。這種設(shè)計方法相對傳統(tǒng)的FPGA設(shè)計開發(fā),設(shè)計過程大大簡化,符合FPGA嵌入式“軟”設(shè)計的設(shè)計應(yīng)用發(fā)展趨勢。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉