基于DDS IP核及Nios II的可重構信號源設計
2.4 波形選擇模塊的設計
該模塊根據(jù)DDS控制模塊的輸出控制信號決定選擇哪一種波形輸出,關鍵代碼如下。
2.5 DDS頂層設計
頂層設計將前面實現(xiàn)的各功能模塊作為底層元件例化調(diào)用,完成整個DDS IP核設計。對DDS IP核進行驗證后,利用SOPC Builder的組件編輯器對其進行自定義組件的開發(fā),為后續(xù)SOPC硬件系統(tǒng)的搭建奠定基礎。
2.6 DDS IP的仿真測試及自定義組件的生成
Altera公司的Quartus II軟件具有嵌入式邏輯分析儀SignalTap II,它提供了一種對器件進行實時測試的手段。SignalTapII嵌入式邏輯分析儀可以隨設計文件一起下載到目標芯片中,用以捕捉目標芯片中設計者感興趣的信號節(jié)點處的信息,而不影響芯片的正常工作。
SignalTapII將測得的樣本信號暫存于目標器件的片內(nèi)RAM中,然后通過器件的JTAG端口和編程線將采得的信息傳出,送入計算機進行分析。圖4是采用SignalTapII嵌入式邏輯分析儀的仿真測試結果。
由于SOPC的開發(fā)是以組件(IP核)為基礎的,為了將前面設計的DDS IP核掛到Avalon總線上,將其封裝成為SOPCBuilder自定義的組件,如圖5所示。這樣,在SOPC硬件系統(tǒng)開發(fā)中,DDS IP就如同SOPC Builder里的標準組件一樣,可以被集成到具體的應用系統(tǒng)中。
評論