基于FPGA在彈上信息處理機中的應用
系統(tǒng)仿真
以下為相關軟件對系統(tǒng)主要功能進行的仿真:
圖4 ISE編譯后得出的FPGA資源利用情況
圖5 數(shù)據(jù)融合表的仿真結果
數(shù)據(jù)融合表的結構為100行,64列,第1-32列為高速同步接口數(shù)據(jù),第33-50列為總線數(shù)據(jù),第51、52列分別為115.2K、38.4K接口數(shù)據(jù),還有少量模擬量數(shù)據(jù)、全幀計數(shù)、同步碼組等。
圖6 數(shù)據(jù)融合表輸入及輸出的對比
由于組幀速度遠比讀出速度快,所以分兩個圖顯示。
圖7 2.56M發(fā)送數(shù)據(jù)
結語
用FPGA代替常規(guī)處理器實現(xiàn)多路數(shù)據(jù)的采集、融合并實時發(fā)送,利用FPGA豐富的可編程邏輯資源和內部存儲器進行邏輯設計,大大減少了外圍元器件種類和數(shù)量,提高了系統(tǒng)的處理和I/O帶寬。
同時,F(xiàn)PGA在航天領域的應用也推動了可編程技術的發(fā)展。
評論