新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的三線制同步串行通信控制器設(shè)計

基于FPGA的三線制同步串行通信控制器設(shè)計

作者: 時間:2012-08-23 來源:網(wǎng)絡(luò) 收藏

2.1 IP核接口描述

本設(shè)計最終實現(xiàn)的目標是生成如圖2所示的IP核接口封裝。

三線制同步串行通信控制器IP 核接口封裝圖
圖2 IP 核接口封裝圖

其中,IP核接口信號定義如表1所示。該IP核共有全局信號管腳8個,接收接口信號管腳和發(fā)送接口信號管腳各3個。

表1三線制同步串行通信控制器IP核接口信號描述
三線制同步串行通信控制器IP核接口信號描述

2.2 三線制同步串行通信控制器IP核電路結(jié)構(gòu)設(shè)計

按照設(shè)計目標,根據(jù)需要實現(xiàn)的功能,可將三線制同步串行通信控制器結(jié)構(gòu)劃分成幾個大的功能模塊,這些模塊獨自完成一定的任務(wù),結(jié)合起來實現(xiàn)通信控制器的整體功能。同時,劃分模塊功能后,可以更方便地用硬件描述語言VHDL對其進行描述。





評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉