新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 單片機(jī)與FPGA在信號(hào)測(cè)試中的重要作用解析方案

單片機(jī)與FPGA在信號(hào)測(cè)試中的重要作用解析方案

作者: 時(shí)間:2012-07-02 來(lái)源:網(wǎng)絡(luò) 收藏

1 引言

本文引用地址:http://butianyuan.cn/article/190181.htm

在學(xué)習(xí)《電子線路》、《信號(hào)處理》等電子類課程時(shí),高校學(xué)生只是從理論上理解真正的信號(hào)特征。不能真正了解或觀察測(cè)試某些信號(hào)。而幅頻特性和相頻特性是信號(hào)最基本的特征.這里提出了基于的頻率特性測(cè)試儀的設(shè)計(jì),可使學(xué)生在實(shí)踐中真正觀察和測(cè)試信號(hào)的頻率特性。

2 設(shè)計(jì)

該系統(tǒng)設(shè)計(jì)采用掃頻測(cè)試法。設(shè)頻率響應(yīng)為H(jω),實(shí)系數(shù)線性時(shí),不變系統(tǒng)在正弦信號(hào)x(n)=Acos(ω0n+ψ)的激勵(lì)下的穩(wěn)態(tài)輸出為y(n)。利用三角恒等式,將輸入x(n)表示為兩個(gè)復(fù)數(shù)指數(shù)函數(shù)之和:

若輸入為exp(jω0n),線性時(shí)不變系統(tǒng)穩(wěn)態(tài)輸出為H(exp(jω0n))exp(jω0n)。根據(jù)線性性質(zhì)可知,輸入g(n)的響應(yīng)v(n)為:

同理,輸入g*(n)的輸出為v*(n)是v(n)的復(fù)數(shù)共軛。于是輸出y(n)的表達(dá)式:

由上可知,當(dāng)系統(tǒng)在正弦信號(hào)的激勵(lì)下,輸出響應(yīng)達(dá)到穩(wěn)態(tài),這是與輸入激勵(lì)信號(hào)頻率相同的正弦波,響應(yīng)信號(hào)與激勵(lì)信號(hào)幅值比為該頻率的幅頻響應(yīng)值,而兩者的相位差為相頻特性值。因此采用掃頻法測(cè)量頻率特性。

為核心,利用通過(guò)DDS合成得到且頻率由控制的正弦波作為掃頻信號(hào),將其輸入至待測(cè)網(wǎng)絡(luò),由峰值檢波電路分別測(cè)量各掃頻信號(hào)對(duì)應(yīng)的輸入網(wǎng)絡(luò)信號(hào)和輸出網(wǎng)絡(luò)信號(hào),并由其比例關(guān)系求得待測(cè)網(wǎng)絡(luò)的幅頻特性。測(cè)量幅度的同時(shí)FPGA利用計(jì)數(shù)法測(cè)量出代表進(jìn)出網(wǎng)絡(luò)信號(hào)的相位差的脈沖數(shù),然后送入單片機(jī)得到對(duì)應(yīng)頻率點(diǎn)的相角。將各頻點(diǎn)得到的幅度特性和相位特性存入FPGA內(nèi)部的RAM中,并結(jié)合鋸齒波顯示在示波器上。同時(shí),LCD還顯示掃描頻率的初始值、終止值和步進(jìn)值。定點(diǎn)測(cè)量時(shí),LCD顯示單個(gè)頻率點(diǎn)的幅度和相位。該系統(tǒng)設(shè)計(jì)框圖如圖1所示。

3 硬件電路設(shè)計(jì)

3.1 信號(hào)產(chǎn)生模塊

利用FPGA內(nèi)部的DDS信號(hào)輸出掃頻信號(hào)經(jīng)D/A轉(zhuǎn)換器形成正弦信號(hào)。D/A轉(zhuǎn)換器選用DAC0800。DAC0800具有8位分辨率,輸出電流建立時(shí)間為100 ns,8位的位寬,工作電壓范圍為±4.5~±18 V。因此,經(jīng)DAC0800所形成的正弦信號(hào)有256個(gè)取樣值,完全能滿足系統(tǒng)精度要求。輸出正弦信號(hào)的最高頻率為200 kHz,100 ns的速率也滿足系統(tǒng)要求。由于DAC0800只具有從數(shù)字量到模擬電流輸出量轉(zhuǎn)換功能,因此.需增加運(yùn)算放大器實(shí)現(xiàn)I—V轉(zhuǎn)換,其轉(zhuǎn)換電路如圖2所示。DDS信號(hào)輸出需要加低通濾波器來(lái)平滑濾波,以減少信號(hào)的諧波分量。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉