新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > LatticeECP4高速配置SERDES

LatticeECP4高速配置SERDES

作者: 時(shí)間:2012-06-21 來源:網(wǎng)絡(luò) 收藏

? FPGA系列結(jié)合了高性能FPGA結(jié)構(gòu)、高性能I/O和多達(dá)16個(gè)通道的嵌入式,帶有相關(guān)的物理編碼子層(PCS)邏輯。每個(gè)PCS邏輯通道包含專用的發(fā)送和接收電路,用于高速、全雙工的串行數(shù)據(jù)傳輸,傳輸速率高達(dá)6 Gbps。每個(gè)通道的PCS邏輯可以配置為支持一系列常用的數(shù)據(jù)協(xié)議,包括千兆以太網(wǎng)、XAUI、PCI Express PIPE、SRIO、CPRI、OBSAI、SD-SDI和HD-SDI。此外,基于協(xié)議的邏輯可以全部或部分繞過大量配置,使用戶可以靈活地設(shè)計(jì)自己的高速數(shù)據(jù)接口。

本文引用地址:http://butianyuan.cn/article/190226.htm

每個(gè)通道在6 Gbps下的功耗低于175mW,以最低功耗實(shí)現(xiàn)了高速串行協(xié)議。內(nèi)置的預(yù)加重和均衡電路確保了低BER和高質(zhì)量的眼圖,如下圖所示。

12.jpg

特性和優(yōu)點(diǎn)

多達(dá)16個(gè)通道的高速SERDES

每通道150 Mbps至6 Gbps數(shù)據(jù)速率

低功耗:每通道175mW@ 6 Gbps

內(nèi)置預(yù)加重和均衡用于高級BER

清晰的SERDES眼圖,低抖動

基于Quad的架構(gòu),可以在一個(gè)quad中混合匹配不同的協(xié)議

全功能嵌入式物理編碼子層(PCS)邏輯支持業(yè)界標(biāo)準(zhǔn)協(xié)議

每個(gè)器件多達(dá)16個(gè)通道的全雙工數(shù)據(jù)支持

一個(gè)芯片支持多種協(xié)議

支持常用的基于8b10b的數(shù)據(jù)包協(xié)議

SERDES Only模式允許直接8位或10位接口到FPGA邏輯

兼容CEI-6G

在低成本封裝中實(shí)現(xiàn)6G SERDES的業(yè)界先鋒


上一頁 1 2 下一頁

關(guān)鍵詞: LatticeECP4 SERDES

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉