新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > Virtex-6 HXT FPGA ML630:光傳輸網(wǎng)絡(luò)評(píng)估方案

Virtex-6 HXT FPGA ML630:光傳輸網(wǎng)絡(luò)評(píng)估方案

作者: 時(shí)間:2012-05-11 來源:網(wǎng)絡(luò) 收藏

?36kbits時(shí)鐘RAM/FIFO

?雙端口RAM模塊

?可編程

-高達(dá)36位的雙端口帶寬

-高達(dá)72位的簡(jiǎn)易雙端口帶寬

?增強(qiáng)型的可編程FIFO邏輯

?內(nèi)置可選的校錯(cuò)電路

?可選擇采用將每個(gè)模塊用作兩個(gè)獨(dú)立的18kB模塊

?高性能并行SelectIO技術(shù)

?1.2V~2.5V I/O的工作電壓

?采用ChipSync技術(shù)的源同步接口技術(shù)

?數(shù)字控制阻抗(DCI)的活動(dòng)終端

?靈活的精密型I/O

?具有集成寫入測(cè)量性能的高速存儲(chǔ)接口

?高級(jí)DSP48E1片

?25×18、兩種補(bǔ)充的乘法器/加法器

?可選的流水線操作

?新的可選預(yù)加法器,輔助過濾應(yīng)用

?可選的按位邏輯功能

?專用的級(jí)聯(lián)連接

?靈活的配置選項(xiàng)

?SPI和并行閃存接口

?利用專用低效運(yùn)行再配置的支持多數(shù)據(jù)流

?自動(dòng)總線帶寬檢測(cè)

?所有器件上的系統(tǒng)監(jiān)視器性能

?片上/片下熱監(jiān)視和電源電壓監(jiān)視

?JTAG訪問所有的受影視數(shù)量

?適用于PCI Express設(shè)計(jì)的集成型接口模塊

?符合PCI Express Base

Specification 2.0

?利用GTX收發(fā)器,支持Gen1 (2.5 Gbits/s)和Gen2 (5 Gbits/s)支持

?具有端點(diǎn)和下游端口

?每個(gè)模塊上的×1,×2,×4或×8 lane支持

?GTX收發(fā)器:高達(dá)6.6 Gbits/s

?通過邏輯中的采樣過密支持低于480Mbits/s的數(shù)據(jù)率

?GTH收發(fā)器:2.488 Gbits/s到高于11Gbits/s

?集成型10/100/1000 Mbits/s以太網(wǎng)MAC模塊

?采用GTX收發(fā)器,支持1000BASE-X PCS/PMA和SGMII

?采用SelectIO 技術(shù)資源支持MII、GMII和RGMII es

?可支持2500Mbits/s

?40nm銅CMOS工藝技術(shù)

?1.0V內(nèi)核電壓 (僅-1,-2,-3速度級(jí))

?低功耗 0.9V內(nèi)核電壓選項(xiàng) (僅-1L速度級(jí))

?可采用獨(dú)立或無鉛封裝選項(xiàng)的高信號(hào)集成倒裝芯片封裝ML光傳輸網(wǎng)絡(luò)(OTN)評(píng)估板主要特性

?兩個(gè)-6 XC6VHX565T-2FFG1924C



關(guān)鍵詞: Virtex FPGA HXT 630

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉