新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 用Protel99SE實(shí)現(xiàn)脈沖電路的仿真

用Protel99SE實(shí)現(xiàn)脈沖電路的仿真

作者: 時(shí)間:2012-03-27 來源:網(wǎng)絡(luò) 收藏

(3)在Browse schlib頁面,單擊Description按鈕,并切換到Designator頁面,在Default區(qū)域中填入放置器件的缺省名稱U?,在Designator域中填入TTLGATE,在Foot Print 1域中填入Dip14。再切換到Library Fields頁,為Text Field 1-Text Field 5各個(gè)區(qū)域填寫如下相應(yīng)內(nèi)容:
Text Field 1:Type=SUBCKT(X);此域定義T1000為子電路。
Text Field 2:model=T1000;此域?qū)⒋俗与娐返哪P兔x為T1000。
Text Field 3:file={model_path}.ckt;此域指出模型文件存放的路徑及文件名。
Text Field 4:pins=1:[1,2,3,14,7]2:[4,5,6,14,7]3:[10,9,8,14,7]4:[13,12,11,14,7];此域定義各子件的管腳分配及管腳排列順序。引腳排列順序必須與模型文件中子電路定義語句所定義的節(jié)點(diǎn)排列順序相對應(yīng)。
Text Field 5:netlist=%D%1%2%3%4%5%M;此域包含Spice網(wǎng)絡(luò)表的網(wǎng)絡(luò)數(shù)據(jù)。其含義可參見參考文獻(xiàn)[4]~[5];該頁的其余區(qū)域可不填。Part Field Name項(xiàng)不用設(shè)置。

第四步,創(chuàng)建器件模型文件。

的模型文件存放在Design Explorer Model.ddb仿真文件中。首先在此數(shù)據(jù)庫中創(chuàng)建文件夾TTLGATE,再創(chuàng)建文件T1000.ckt。Spice語言規(guī)定子電路的擴(kuò)展名為ckt。根據(jù)圖1按Spice模型文件規(guī)范編寫此文件是一種較煩瑣的事情,未能體現(xiàn)的優(yōu)點(diǎn)。下面介紹一種簡便方法:將圖1中的節(jié)點(diǎn)e的標(biāo)號e去掉,并在此節(jié)點(diǎn)上放置接地符號(0),單擊Simulate/Create Spice Netlist按鈕,系統(tǒng)會(huì)自動(dòng)生成Spice網(wǎng)表文件T1000.nsx。將文件中的注釋行和命令行刪除,將節(jié)點(diǎn)0改為節(jié)點(diǎn)e,在文件的最前面添加一行子電路命令語句:.SUBCKT T1000 a b c d e,將文件的最后一句由.END改為.ENDS T1000(子電路結(jié)束語句),最后將此文件內(nèi)容復(fù)制到新建的子電路模型文件T1000.ckt之中。得到的新器件的模型文件如下所示:

修改后的模型文件需重新啟動(dòng)一次系統(tǒng)才能生效。

10.jpg



關(guān)鍵詞: Protel 99 SE 脈沖電路

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉