新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > TFT-LCD系統(tǒng)時(shí)序控制模塊的設(shè)計(jì)

TFT-LCD系統(tǒng)時(shí)序控制模塊的設(shè)計(jì)

作者: 時(shí)間:2012-03-26 來(lái)源:網(wǎng)絡(luò) 收藏

模式選擇用來(lái)確定LCD分辨率及工作模式,選擇合適時(shí)鐘信號(hào),產(chǎn)生所需的時(shí)間參數(shù)(如輸出控制信號(hào)脈寬等),以及水平、垂直開(kāi)始位置及顯示區(qū)域信息,用于控制Driver正確顯示有效數(shù)據(jù)。Source Driver控制根據(jù)模式選擇所產(chǎn)生的時(shí)間參數(shù)和垂直開(kāi)始位置及顯示區(qū)域,對(duì)每場(chǎng)的開(kāi)始行位置及每場(chǎng)顯示行數(shù)進(jìn)行限制,再配合行、場(chǎng)同步信號(hào)時(shí)序,輸出控制信號(hào)使Source Driver正常工作。對(duì)于不同分辨率的顯示屏,Source Driver的采樣周期不同,分辨率越高,每個(gè)像素采樣時(shí)間就會(huì)越短,以便在固定的場(chǎng)、行周期內(nèi)顯示完整畫(huà)面。類似地,Gate Driver控制則是根據(jù)模式選擇所產(chǎn)生的時(shí)間參數(shù)和水平開(kāi)始位置及顯示區(qū)域,對(duì)每行的開(kāi)始點(diǎn)及每行顯示區(qū)域進(jìn)行限制,再配合行、場(chǎng)同步信號(hào)時(shí)序,輸出控制信號(hào)使Gate Driver正常工作。

其它組件控制模塊在Driver工作時(shí),由行、場(chǎng)同步信號(hào)及時(shí)間參數(shù),控制其它一些組件與Driver工作時(shí)序相匹配,使LCD面板正常顯示。

4 FPGA邏輯功能驗(yàn)證

參照?qǐng)D5中的結(jié)構(gòu)圖,用Verilog語(yǔ)言對(duì)模塊進(jìn)行行為級(jí)描述,并結(jié)合TFT-LCD其它組件,進(jìn)行FPGA邏輯功能驗(yàn)證。

本文選用XILINX 公司Spartan-II系列XC2S200芯片作為目標(biāo)芯片,該芯片集成有20萬(wàn)個(gè)等效邏輯門,含有5,292個(gè)邏輯單元,最高工作頻率可以達(dá)到200MHz以上。以Modelsim5.5為仿真平臺(tái),運(yùn)用Verilog HDL語(yǔ)言描述了整個(gè)結(jié)構(gòu),并進(jìn)行了編譯、仿真及下載驗(yàn)證。仿真環(huán)境:輸入時(shí)鐘源為PLL模式,分辨率為480×234,NTSC制式,復(fù)合同步模式。

只有在相應(yīng)工作模式所要求的顯示區(qū)域內(nèi)Driver的控制信號(hào)才有有效輸出,與其它控制信號(hào)時(shí)序相匹配。顯示正常。

5 結(jié)束語(yǔ)

顯示工作時(shí)各模塊的協(xié)同配合至關(guān)重要。TCON模塊結(jié)構(gòu)的設(shè)計(jì)直接影響了其輸出顯示時(shí)序信號(hào)的正確性與工作效率,作為TFT-LCD顯示的中心控制模塊,它負(fù)責(zé)控制LCD中最重點(diǎn)的顯示部分,是使其達(dá)到良好的顯示效果的關(guān)鍵。本文以Modelsim5.5為仿真平臺(tái),運(yùn)用VerilogHDL語(yǔ)言描述了整個(gè)結(jié)構(gòu),并進(jìn)行了編譯、仿真,選用XILINX公司Spartan-II系列XC2S200芯片作為目標(biāo)芯片進(jìn)行驗(yàn)證,給出仿真與驗(yàn)證結(jié)果。實(shí)踐證明,LCD顯示效果良好,本文提出的TCON模塊設(shè)計(jì)是可行的,可以參考。

LCD顯示屏相關(guān)文章:lcd顯示屏原理


lcd相關(guān)文章:lcd原理
數(shù)字濾波器相關(guān)文章:數(shù)字濾波器原理
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理

上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉