新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于CPLD/FPGA的USB讀寫(xiě)控制器

基于CPLD/FPGA的USB讀寫(xiě)控制器

作者: 時(shí)間:2011-06-27 來(lái)源:網(wǎng)絡(luò) 收藏


3 實(shí)驗(yàn)結(jié)果
控制器完全不干涉主機(jī)和安全存儲(chǔ)設(shè)備間的數(shù)據(jù)傳輸。而將普通存儲(chǔ)設(shè)備通過(guò)控制器接到PC機(jī)上時(shí),能正常完成除寫(xiě)之外的所有操作。當(dāng)向存儲(chǔ)設(shè)備中寫(xiě)入數(shù)據(jù)(包括新建、粘貼、刪除、寫(xiě)入和修改文件)時(shí),系統(tǒng)彈出圖4所示的對(duì)話框,操作無(wú)法完成。

本文引用地址:http://butianyuan.cn/article/191139.htm

a.JPG



結(jié)語(yǔ)
本文針對(duì)信息安全系統(tǒng)設(shè)計(jì)了一種對(duì)USB存儲(chǔ)設(shè)備的控制器。該控制器包括一個(gè)與主機(jī)連接的上游端口,以及安全存儲(chǔ)設(shè)備專用和普通存儲(chǔ)設(shè)備通用兩種下游端口。
對(duì)安全存儲(chǔ)設(shè)備使用的硬件接口進(jìn)行異化,以防止普通存儲(chǔ)設(shè)備通過(guò)該口接入;普通存儲(chǔ)設(shè)備采用普通的USB A型口連接。
控制器不干預(yù)主機(jī)和安全存儲(chǔ)設(shè)備的數(shù)據(jù)交換,能夠破壞PC機(jī)寫(xiě)入普通存儲(chǔ)設(shè)備上的數(shù)據(jù)包,從而防止了PC機(jī)上的數(shù)據(jù)通過(guò)普通存儲(chǔ)設(shè)備外泄。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: CPLD FPGA USB 讀寫(xiě)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉