新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于1553B總線協(xié)議的解碼器設(shè)計和FPGA實現(xiàn)

基于1553B總線協(xié)議的解碼器設(shè)計和FPGA實現(xiàn)

作者: 時間:2011-04-14 來源:網(wǎng)絡(luò) 收藏

同步頭檢出模塊是檢測三種類型字的同步頭。如圖2所示,命令字和狀態(tài)字的同步頭是先高電平后低電平,數(shù)據(jù)字的同步頭是先低電平后高電平,三種字的同步頭的高低電平各占1.5 μs。在用Verilog HDL硬件描述語言設(shè)計中,本文通過設(shè)置兩個計數(shù)器,分別在時鐘信號上升沿的時候給高低電平計數(shù),理論上說兩個計數(shù)器都等于24的時候,同步頭才算檢出。但是要考慮到tco的影響,設(shè)計中當(dāng)兩個計數(shù)器到等于22的時候,就說同步頭檢出,這時產(chǎn)生message ready信號,告訴狀態(tài)機要開啟數(shù)據(jù)處理模塊。如圖5所示,是同步頭檢出頂層圖。

本文引用地址:http://butianyuan.cn/article/191237.htm

e.JPG


數(shù)據(jù)處理模塊是正確解碼后面的有效信息位,包括串并轉(zhuǎn)換、數(shù)據(jù)錯誤檢測、校驗位檢測。如圖6所示,利用把16MHz時鐘8分頻產(chǎn)生的2MHz的采樣信號對總線數(shù)據(jù)進行采樣,可以在每一碼位的1/4周期處和3/4周期處采樣,這樣采樣的信號最可靠。當(dāng)一碼位兩次采樣的值不一樣時,就認為數(shù)據(jù)正確,并將第一次采樣的值發(fā)送給數(shù)據(jù)寄存器。如果一碼位兩次采樣的值相等,就認為數(shù)據(jù)錯誤,產(chǎn)生數(shù)據(jù)錯誤信號dataerror。當(dāng)數(shù)據(jù)寄存器的前十六位的和除以2的余數(shù)等于第十七的數(shù)據(jù)時,就認為奇校驗正確。否則就認為錯誤,并產(chǎn)生奇校驗錯誤信號verify_error信號。圖7所示為數(shù)據(jù)處理頂層圖。

f.JPG



關(guān)鍵詞: 1553B FPGA 總線協(xié)議 解碼器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉