新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的語(yǔ)音存儲(chǔ)與回放系統(tǒng)設(shè)計(jì)

基于FPGA的語(yǔ)音存儲(chǔ)與回放系統(tǒng)設(shè)計(jì)

作者: 時(shí)間:2011-03-14 來(lái)源:網(wǎng)絡(luò) 收藏

  2.6 帶通濾波器和功率放大器

  帶通濾波器2如圖7所示。放大器2和功率放大器如圖8所示。圖6、圖7、圖8連接起來(lái)就可以獲得音頻信號(hào)。

帶通濾波器2

圖7 帶通濾波器2

放大器2和功率放大器

圖8 放大器2和功率放大器

  3 數(shù)字化系統(tǒng)軟件電路

  3.1 外部接線

  外部接線如圖9所示。clk24m接24MHz晶振,cp接圖4 ADC0809 ADC電路,yy[7..0]接圖1.5 HM628128D,res接按鍵開(kāi)關(guān)res為0時(shí)地址復(fù)位為0,wo接高低電平開(kāi)關(guān)wo為0錄音wo為1放音,stat接高低電平開(kāi)關(guān),開(kāi)始錄音或放音。dout[7..O]接圖6,wr、read、adr[16..O]接圖5HM628128D,bz接發(fā)光指示燈顯示錄音或放音工作狀態(tài),其余端接圖4 ADC0809 ADC電路。

FPGA外部接線

圖9 外部接線

  4 結(jié)論

  此課題的創(chuàng)新點(diǎn)在于用FPGA控制數(shù)字化,取代了以往用單片機(jī)去控制;同時(shí)此課題綜合了數(shù)電、模電、DAC、CAD、FPGA等多方面電子知識(shí),對(duì)學(xué)生做課程設(shè)計(jì)、電子實(shí)驗(yàn)有著很大的實(shí)用性。同時(shí)此課題可作為產(chǎn)品開(kāi)發(fā),成本低、可靠性高,將會(huì)有一定的市場(chǎng)。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉