新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA 與VHDL 的微型打印機(jī)的驅(qū)動(dòng)設(shè)計(jì)

基于FPGA 與VHDL 的微型打印機(jī)的驅(qū)動(dòng)設(shè)計(jì)

作者: 時(shí)間:2011-03-14 來(lái)源:網(wǎng)絡(luò) 收藏

  對(duì)打印機(jī)的驅(qū)動(dòng)主要是對(duì)其工作時(shí)序進(jìn)行正確的控制,RD DH 型并行接口定時(shí)圖如圖2 所示。

本文引用地址:http://butianyuan.cn/article/191316.htm

2.jpg
圖2 并行接口定時(shí)圖

  2 總體系統(tǒng)設(shè)計(jì)

  使用Altera 公司的Cyclon ?系列的 芯片EP3C25Q240C8N 實(shí)現(xiàn)對(duì)RD DH 型的硬件電路控制,使用Quar tus 開(kāi)發(fā)工具,通過(guò) 語(yǔ)言實(shí)現(xiàn)對(duì)的軟件功能實(shí)現(xiàn)。

  2. 1 硬件電路設(shè)計(jì)

  如圖3 所示為打印機(jī)與 的連接示意圖。

  DATA 1~ DATA8 表示打印機(jī)的8 個(gè)數(shù)據(jù)位,他們的邏輯“1”表示高電平,邏輯“0”表示低電平; STB 為數(shù)據(jù)選通觸發(fā)脈沖,下降沿時(shí)讀入數(shù)據(jù); ACK 為回答脈沖,低電平表示數(shù)據(jù)已被接受; BUSY 為高電平時(shí)表示打印機(jī)正忙,此時(shí)不接收數(shù)據(jù)。

  由于 ACK 和BUSY 輸出的是5 V 的TT L 電平,而 的I/ O 口標(biāo)準(zhǔn)為3. 3 V LVCMOS 電平,因此這兩個(gè)信號(hào)作為FPGA 的輸入信號(hào)時(shí),要進(jìn)行分壓,保證電路正常運(yùn)行。

3.jpg
圖3 FPGA 與打印機(jī)連接示意圖



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉