新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 門電路延遲時(shí)間的Multisim仿真測(cè)試方案

門電路延遲時(shí)間的Multisim仿真測(cè)試方案

作者: 時(shí)間:2011-03-09 來(lái)源:網(wǎng)絡(luò) 收藏

  仿真時(shí)示波器顯示的波形及振蕩周期測(cè)試如圖2所示。

  測(cè)試的振蕩周期T = 102. 2 ns,則傳輸延遲時(shí)間tpd= T/ ( 2N ) = 102. 2/ 10= 10. 22 ns,結(jié)果與設(shè)定值基本一致。

圖1 電路輸出波形及振蕩周期測(cè)試

圖2 圖1 電路輸出波形及振蕩周期測(cè)試

  1. 2 測(cè)試2

  將奇數(shù)個(gè)門首尾相接構(gòu)成環(huán)形振蕩電路,用虛擬示波器測(cè)試其中一個(gè)門的輸入信號(hào)、輸出信號(hào)波形及延遲時(shí)間。

  以反相器74LS04N 作為仿真實(shí)驗(yàn)器件,構(gòu)建仿真實(shí)驗(yàn)電路如圖3 所示。

測(cè)試方案2 的仿真實(shí)驗(yàn)電路

圖3 測(cè)試2 的仿真實(shí)驗(yàn)電路

  仿真前,可對(duì)74LS04N 的上升延遲時(shí)間及下降延遲時(shí)間進(jìn)行設(shè)置,如設(shè)置r ise delay= 10 ns,fall delay=10 ns。

  仿真時(shí)示波器顯示的輸入信號(hào)、輸出信號(hào)波形及延遲時(shí)間測(cè)試如圖4 所示。

圖3 電路輸入、輸出波形及延遲時(shí)間測(cè)試

圖4 圖3 電路輸入、輸出波形及延遲時(shí)間測(cè)試

  測(cè)試的傳輸延遲時(shí)間tpd = 11. 1 ns,測(cè)量結(jié)果與設(shè)定值基本一致。

脈沖點(diǎn)火器相關(guān)文章:脈沖點(diǎn)火器原理


評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉