新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA和NiosII的逆變焊接電源控制器

基于FPGA和NiosII的逆變焊接電源控制器

作者: 時間:2011-02-16 來源:網(wǎng)絡(luò) 收藏

摘要:設(shè)計了基于和NioslI軟核的全數(shù)字,采用變參數(shù)PID和改進的I-I型雙閉環(huán)電流-弧長控制策略,并應(yīng)用于數(shù)字化MIG焊接電源系統(tǒng)中。介紹了該各模塊的功能及設(shè)計方案,分析了MIG焊接電流和弧長的控制問題,并進行了仿真和實際焊接試驗。
關(guān)鍵詞:;NioslI;變參數(shù)PID;雙閉環(huán)控制;數(shù)字MIG逆變電源

1 概述
脈沖金屬惰性氣體保護焊(pulsed metal inert gas welding),簡稱MIG焊。MIG焊在工藝上具有以下優(yōu)點:焊接保護作用好,焊縫金屬純凈,焊接過程穩(wěn)定,焊縫成形好等。目前,國內(nèi)逆變焊機多采用以DSP為核心或以MCU+DSP為核心的控制結(jié)構(gòu)。當(dāng)需要實時采集焊接數(shù)據(jù)并傳送到上位機上時,單個DSP將難以勝任,以DSP為核心控制器的一種改進的處理方案是采用MCU+DSP或者多個DSP配合完成焊接控制和實時通信等環(huán)節(jié)。該方案無疑增加了系統(tǒng)的成本和復(fù)雜程度。
采用高密度的取代傳統(tǒng)的模擬驅(qū)動型控制芯片,可大大提高控制器電路設(shè)計的集成度,同時提高逆變設(shè)計的靈活性和電源系統(tǒng)的抗干擾能力、控制精度。但是,F(xiàn)PGA作為核心控制器也存在缺點,其存儲能力和軟件的擴展接口能力有限。
NioslI軟核可以根據(jù)用戶的要求來定制和拓展,F(xiàn)PGA內(nèi)部引入NioslI軟核采用SOPC的設(shè)計思路,可以彌補單獨使用FPGA的缺陷,使得基于FPGA硬件邏輯的并行快速性充分發(fā)揮的同時,軟件接口和擴展通信能力也大大加強。本文采用嵌入NioslI軟核的FPGA作為逆變電源的核心控制結(jié)構(gòu)。

2 逆變電源控制器的硬件設(shè)計
全數(shù)字電源控制系統(tǒng)的硬件結(jié)構(gòu)如圖1所示。主要分為兩部分:焊接電源主回路和控制回路。主回路的工作過程為:380 V工頻交流電整流濾波后變?yōu)?20 V左右直流電,經(jīng)逆變環(huán)節(jié)變?yōu)楦哳l方波交流電,經(jīng)中頻降壓變壓器和輸出整流-濾波環(huán)節(jié)后變?yōu)榈蛪褐绷麟姽┖附邮褂?受控環(huán)節(jié)為橋式逆變過程)??刂苹芈返暮诵钠骷镕PGA,其內(nèi)部設(shè)計包括:FPGA硬件邏輯部分、軟核部分,以及DPRAM和接口邏輯。

本文引用地址:http://butianyuan.cn/article/191363.htm

a.JPG


2.1 FPGA硬件邏輯設(shè)計
FPGA硬件邏輯設(shè)計主要包括ADC采樣控制器、DPWM控制器以及雙閉環(huán)控制算法的設(shè)計。
2.1.1 ADO采樣控制器
全數(shù)字逆變焊機工作頻率為20~40 kHz,采樣速度要求較快;為了滿足電源輸出控制的精度,要求采樣精度要足夠高。另外,由圖1可知,系統(tǒng)需要同時采集電源的輸出電壓和電流兩路信號。采用ADI公司的AD7863。
其轉(zhuǎn)換速率為175 ksps,并行輸出接口,轉(zhuǎn)換精度最高為14位,內(nèi)置兩個獨立A/D轉(zhuǎn)換器。根據(jù)其數(shù)據(jù)手冊中提供的ADC轉(zhuǎn)換時序,可以將ADC控制器分為7個狀態(tài):S0,空閑狀態(tài);S1,啟動轉(zhuǎn)換;S2,A/D正在轉(zhuǎn)換,Busy信號置高電平;S3,轉(zhuǎn)換完成,Busy信號置低,發(fā)送讀取命令;S4,讀取第一個轉(zhuǎn)換值;S5,讀完第一個轉(zhuǎn)換值,發(fā)送第二個讀命令;S6,完成第二個通道的讀取,轉(zhuǎn)移至S0。

pid控制器相關(guān)文章:pid控制器原理



上一頁 1 2 3 4 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉