新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 脈沖壓縮原理及FPGA實現(xiàn)

脈沖壓縮原理及FPGA實現(xiàn)

作者: 時間:2010-12-23 來源:網(wǎng)絡(luò) 收藏

摘要:為解決雷達作用距離和距離分辨力的問題,分析了線性調(diào)頻及工程實現(xiàn)方法,并利用Matlab軟件對加權(quán)前后的線性調(diào)頻信號波形進行對比。簡述了分布式(DA)算法的基本,給出一種基于分布式算法的時域實現(xiàn)結(jié)構(gòu),利用QuartusⅡ軟件完成脈沖壓縮處理模塊設(shè)計以及波形仿真。通過分析可以得出基于分布式算法實現(xiàn)的脈沖壓縮可以減少資源利用率,大大節(jié)省硬件資源。
關(guān)鍵詞:脈沖壓縮;匹配濾波器;分布式算法;

0 引言
隨著現(xiàn)代科技的發(fā)展,對雷達的作用距離、距離分辨力等性能提出了越來越高的要求。根據(jù)雷達理論,距離分辨力取決于信號的帶寬,探測距離取決于信號的時寬,所以理想的雷達信號應(yīng)具有大時寬帶寬積。單載頻脈沖信號的時寬帶寬積近似為1 ,因此作用距離與距離分辨力存在矛盾。采用脈沖壓縮可以有效解決上述矛盾,這樣既提高了雷達的作用距離,又保證了較高的距離分辨力。用數(shù)字方式實現(xiàn)的脈沖壓縮具有可靠性高,靈活性好,可編程、便于應(yīng)用。因此,這里介紹一種在上用分布式算法實現(xiàn)時域脈沖的壓縮,它是一種基于查找表的計算方法,與傳統(tǒng)算法(乘累加)相比,分布式算法可以極大地減少硬件電路地規(guī)模,易于實現(xiàn)流水線處理,從而提高電路的執(zhí)行速度。

1 脈沖壓縮及Matlab仿真
1.1 線性調(diào)頻信號脈沖壓縮原理
大時寬帶寬信號的實現(xiàn)是通過脈沖壓縮濾波器實現(xiàn)的。這時雷達發(fā)射信號是載頻按一定規(guī)律變化的寬脈沖,即具有非線性相位譜的寬脈沖。然而,脈沖壓縮濾波器具有與發(fā)射信號變化規(guī)律相反的延遲頻率特性,即脈沖壓縮器的相頻特性應(yīng)該與發(fā)射信號實現(xiàn)相位共軛匹配。所以,理想脈沖壓縮濾波器就是匹配濾波器。匹配濾波器的實現(xiàn)是通過對接收信號si(t)與匹配濾波響應(yīng)h(t)求卷積得到的,即:
a.JPG
數(shù)字脈沖壓縮的實現(xiàn)方式有兩種。一是時域卷積法;二是頻域FFT法。時域處理方法比較直觀、簡單,運算量相對較少。另外,由于FPGA等器件的迅速發(fā)展,時域卷積法得到了更大程度的應(yīng)用。頻域FFT法是先經(jīng)過FFT的運算,再進行IFFT運算,然后得到脈壓結(jié)果,其處理在本質(zhì)上是與時域卷積法一樣的。通常脈沖壓縮用數(shù)字濾波器來實現(xiàn),這時輸入信號si(t)需要通過A/D轉(zhuǎn)換器將其轉(zhuǎn)換為數(shù)字信號si(n)。此時,脈沖壓縮匹配濾波器的輸出為:
b.JPG
其實現(xiàn)框圖如圖1所示。本文的設(shè)計就是按圖1的原理而實現(xiàn)的。
c.JPG

1.2 線性調(diào)頻脈沖壓縮的Matlab仿真
線性調(diào)頻信號經(jīng)過匹配濾波器直接得到的脈沖壓縮輸出信號并不理想,主副瓣比只有13.2 dB,這在多數(shù)情況下是不能滿足要求的。因為大的副瓣會在主瓣周圍形成虛假目標,而且大目標的副瓣也會掩蓋其鄰近距離上的小目標,造成小目標丟失,所以必須降低輸出信號的副瓣。常用的方法就是加權(quán)方法。如何選擇加權(quán)函數(shù),應(yīng)根據(jù)應(yīng)用場合的需要,依據(jù)最佳準則在副瓣抑制、主瓣展寬、信噪比損失、副瓣衰減速度以及技術(shù)實現(xiàn)的難易等幾個方面考慮。


上一頁 1 2 3 下一頁

關(guān)鍵詞: FPGA 脈沖壓縮 原理

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉