新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 一種高效咬尾卷積碼譯碼器的設(shè)計(jì)與仿真

一種高效咬尾卷積碼譯碼器的設(shè)計(jì)與仿真

作者: 時(shí)間:2010-09-29 來(lái)源:網(wǎng)絡(luò) 收藏

驗(yàn)證選擇的碼長(zhǎng)為1080,將TBCC解碼器放在4×4 MIMO接收機(jī)里,可得到如圖6所示的SNR曲線。

本文引用地址:http://butianyuan.cn/article/191550.htm

17h.JPG


由圖6可知,在SNR很小的時(shí)候,TBCC解碼器的性能反而較硬判決會(huì)下降,這是由于SNR太小,TBCC已經(jīng)無(wú)法從很少的已知信息中糾正其他的錯(cuò)誤信息。而當(dāng)SNR較大時(shí),TBCC解碼器就可以從相對(duì)多的已知信息中糾正錯(cuò)誤信息。由圖6可見,在誤碼率為10-3以下時(shí),TBCC能夠獲得約2l dB的增益。

4 結(jié)束語(yǔ)
該解碼器已經(jīng)用在MIMO接收機(jī)的FPGA版本中。并且經(jīng)過實(shí)驗(yàn)室測(cè)試,能夠成功的解碼出咬尾卷積編碼,并具有較好的性能。另外,該解碼器在實(shí)現(xiàn)上用的硬件資源很少,這可為整個(gè)系統(tǒng)的集成奠定基礎(chǔ)。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: 卷積碼譯碼器 仿真

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉