新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > Allegro繞線方法介紹

Allegro繞線方法介紹

作者: 時間:2010-07-05 來源:網(wǎng)絡 收藏
本文介紹自動及交互的兩種,具體請見下面內(nèi)容。隨著高速PCB布線的普及,布線的連通已經(jīng)不能達到高速PCB設計的要求,布線長度要求是高速PCB會涉及到的一個基本問題。那怎樣在實際PCB布線中完成這些呢?

一、 設定好相關(guān)參數(shù)后通過Specctra進行自動;
具體命令在菜單:Route>Elongation by pick,見下圖:

操作步驟:
1,給需要的Net設定長度規(guī)則
關(guān)于Net等長設定這里不再做作詳細介紹,如果對這部分有疑問請參考help相關(guān)文檔。
我們這里舉一個比較簡單的例子,對一個只有一對Pin Pair的網(wǎng)絡設定一個絕對長度,可以使用Edit-Properties,對一個Net進行定義,添加Propgation_Delay設定,值為:L:S:1500:1600,這個定義意思為給所選Net一個走線長度限制,范圍為1500mil到1600mil之間,
見下圖:

設定好了,點擊OK推出即可。
可以用Show Element來檢查一下設定是否OK,見下圖:

2,開啟長度檢查開關(guān)
點擊菜單Setup>Constraints或者直接點擊工具菜單
出現(xiàn)窗體:

點擊Electrical constraint sets…


上一頁 1 2 3 下一頁

關(guān)鍵詞: Allegro 繞線 方法

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉