新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 利用FPGA和CPLD數(shù)字邏輯實(shí)現(xiàn)ADC

利用FPGA和CPLD數(shù)字邏輯實(shí)現(xiàn)ADC

作者: 時(shí)間:2010-05-23 來(lái)源:網(wǎng)絡(luò) 收藏
數(shù)字系統(tǒng)的設(shè)計(jì)人員擅長(zhǎng)在其印制電路板上用將各種處理器、存儲(chǔ)器和標(biāo)準(zhǔn)的功能元件粘合在一起來(lái)實(shí)現(xiàn)數(shù)字設(shè)計(jì)。除了這些數(shù)字功能之外,還可以使用LVDS輸入、簡(jiǎn)單的電阻電容(RC)電路和一些單元實(shí)現(xiàn)共模功能,從而構(gòu)建模數(shù)轉(zhuǎn)換器()。

相連接時(shí),是一種常用的模擬功能塊,例如,F(xiàn)PGA或CPLD連接至模擬傳感器的現(xiàn)實(shí)世界時(shí),是不可或缺的。本文將闡述采用萊迪思半導(dǎo)體公司的參考設(shè)計(jì)和演示板來(lái)實(shí)現(xiàn)低頻率(DC至1K Hz)和高頻率(高達(dá)50K Hz)ADC。針對(duì)每種設(shè)計(jì)的應(yīng)用示例,即網(wǎng)絡(luò)交換機(jī)中的系統(tǒng).和語(yǔ)音通信系統(tǒng)中的頻率檢測(cè)將在文中驗(yàn)證。

本文引用地址:http://www.butianyuan.cn/article/191711.htm

模數(shù)轉(zhuǎn)換器的實(shí)現(xiàn)

一個(gè)簡(jiǎn)單的模數(shù)轉(zhuǎn)換器可以通過(guò)添加一個(gè)簡(jiǎn)單的RC電路至FPGA或CPLD 的LVDS輸入來(lái)實(shí)現(xiàn)。正如圖1的左下角所示,RC網(wǎng)絡(luò)在LVDS輸入的一端,模擬輸入則在另一端。 LVDS輸入將作為一個(gè)簡(jiǎn)單的模擬比較器,如果模擬輸入電壓高于RC網(wǎng)絡(luò)的電壓,將輸出數(shù)字“1”。通過(guò)改變RC電路的輸入電壓(來(lái)自FPGA/CPLD的通用輸出),LVDS比較器可用于分析模擬輸入電壓,以創(chuàng)建一個(gè)準(zhǔn)確的數(shù)字表示。

模擬至數(shù)字控制模塊可以用多種方式實(shí)現(xiàn),取決于模擬輸入的頻率、所需的分辨率和可用的邏輯資源。用簡(jiǎn)單的逐次逼近寄存器可以處理低頻信號(hào),如圖1左上角的選項(xiàng)1。實(shí)現(xiàn)較高頻率的情況如圖1右上角所示,可以用Δ-Σ調(diào)制器功能來(lái)實(shí)現(xiàn),它由采樣寄存器和級(jí)連梳狀(CIC)濾波器組成。

一旦構(gòu)建了數(shù)字信號(hào),就可以對(duì)數(shù)字輸出進(jìn)行可選的過(guò)濾,以去除任何由于系統(tǒng)噪音或反饋抖動(dòng)所引入的不必要的高頻分量。在可選數(shù)字濾波模塊后面,可選的存儲(chǔ)器緩沖區(qū)可用于調(diào)試/測(cè)試目的。通過(guò)存儲(chǔ)緩沖器對(duì)數(shù)字輸出采樣,然后通過(guò)JTAG端口掃描輸出,到達(dá)運(yùn)行信號(hào)分析軟件的個(gè)人計(jì)算機(jī)。

圖1:模數(shù)轉(zhuǎn)換器基本框圖:低頻和高頻情況。

低頻/最小邏輯ADC實(shí)現(xiàn)

在低頻/最小邏輯實(shí)現(xiàn)情況中,采樣控制模塊控制逐次逼近寄存器,相關(guān)的輸出信號(hào)隨時(shí)加到RC電路。因此RC電路的電壓上升或下降,以響應(yīng)相關(guān)的輸出狀態(tài),輸出狀態(tài)是變化的。LVDS輸入比較模擬輸入與RC電路電壓的變化。因此,RC電路的電壓是用來(lái)“發(fā)現(xiàn)”模擬輸入電壓。圖2的例子中,靜態(tài)模擬輸入(由橙色虛線來(lái)表示)設(shè)置為不到整個(gè)輸入電壓范圍的一半。垂直的黑色虛線表示SAR采樣點(diǎn)之間的時(shí)鐘數(shù)目,用綠色虛線來(lái)表示。

第一次測(cè)量需要8個(gè)時(shí)鐘,下一次需要4個(gè)時(shí)鐘,等等類似。最初,通過(guò)在相關(guān)輸出上加邏輯“1”,RC電路被設(shè)置為模擬輸入的整個(gè)電壓擺幅的一半。一旦電壓達(dá)到這個(gè)點(diǎn)的一半,LVDS輸入的輸出將指示模擬輸入值是否高于或低于RC電路電壓。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA CPLD ADC 數(shù)字邏輯

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉