新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 避免PCB設計限制D類放大器性能的實踐設計經(jīng)驗

避免PCB設計限制D類放大器性能的實踐設計經(jīng)驗

作者: 時間:2010-04-12 來源:網(wǎng)絡 收藏




圖5:緩沖器件需隨后放置。該圖表明了差分緩沖器的布局情況,圖中的緩沖器件是在一個BTL放大器的兩個輸出端之間直接相連的,無須連接任何的地。





圖6:該圖表明了一個共模緩沖的布局,緩沖器的每一個輸出和地相連。共模緩沖與差分緩沖相比能提供更好的。

電源電解電容

電解電容和濾波電感須放置在緩沖器之后。電解電容須和所有IC的高電壓電源輸入管腳盡可能近的放置。





圖7:電解電容布局

電解電容和放大器之間須是“星型”連接,這樣可減小由于和同一電容相連的另一放大器的壓降所造成的影響。多個放大器之間的菊花鏈電源會引起噪聲、串擾和穩(wěn)定性問題,即便是采用寬走線方式也無濟于事。

如果電路板上的IC超過了1個,則每個IC必須有各自的電解電容。如果有超過一個的電解電容,那么電解電容與電源之間的連接也務必是星型方式。

總之,諸如VCC和輸出信號路徑的處理高電流的走線務必盡可能的寬且短,這樣可以充分的減小走線阻抗和感抗。VCC和輸出走線具有高電壓和高電流,因此它們必須遠離敏感信號和器件,如時鐘和PLL等。


評論


相關推薦

技術專區(qū)

關閉