新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 避免PCB設(shè)計(jì)限制D類放大器性能的實(shí)踐設(shè)計(jì)經(jīng)驗(yàn)

避免PCB設(shè)計(jì)限制D類放大器性能的實(shí)踐設(shè)計(jì)經(jīng)驗(yàn)

作者: 時(shí)間:2010-04-12 來(lái)源:網(wǎng)絡(luò) 收藏




圖5:緩沖器件需隨后放置。該圖表明了差分緩沖器的布局情況,圖中的緩沖器件是在一個(gè)BTL放大器的兩個(gè)輸出端之間直接相連的,無(wú)須連接任何的地。





圖6:該圖表明了一個(gè)共模緩沖的布局,緩沖器的每一個(gè)輸出和地相連。共模緩沖與差分緩沖相比能提供更好的。

電源電解電容

電解電容和濾波電感須放置在緩沖器之后。電解電容須和所有IC的高電壓電源輸入管腳盡可能近的放置。





圖7:電解電容布局

電解電容和放大器之間須是“星型”連接,這樣可減小由于和同一電容相連的另一放大器的壓降所造成的影響。多個(gè)放大器之間的菊花鏈電源會(huì)引起噪聲、串?dāng)_和穩(wěn)定性問題,即便是采用寬走線方式也無(wú)濟(jì)于事。

如果電路板上的IC超過了1個(gè),則每個(gè)IC必須有各自的電解電容。如果有超過一個(gè)的電解電容,那么電解電容與電源之間的連接也務(wù)必是星型方式。

總之,諸如VCC和輸出信號(hào)路徑的處理高電流的走線務(wù)必盡可能的寬且短,這樣可以充分的減小走線阻抗和感抗。VCC和輸出走線具有高電壓和高電流,因此它們必須遠(yuǎn)離敏感信號(hào)和器件,如時(shí)鐘和PLL等。


關(guān)鍵詞: PCB D類放大器 性能 實(shí)踐

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉