新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的示波器圖文顯示

基于FPGA的示波器圖文顯示

作者: 時間:2009-10-12 來源:網(wǎng)絡(luò) 收藏

2.3.2 運算放大
在D/A轉(zhuǎn)換之后,我們得到的是電流信號,而需要輸入的為電壓信號,因此運用運算放大器來進行轉(zhuǎn)換,同時將運放設(shè)計為可調(diào)形式,通過調(diào)節(jié)它便可以調(diào)節(jié)輸出電壓的大小,達到控制顯示幅值的目的。本設(shè)計采用LM741系列運放,其技術(shù)指標(biāo)加下:

本文引用地址:http://butianyuan.cn/article/191915.htm

3 系統(tǒng)軟件設(shè)計
基于VHDL語言的功能與靈活性,非依賴性和可移植性種種優(yōu)勢,本設(shè)計在編程上采用了VHDL語言實現(xiàn)??傮w設(shè)計思路:采用50 MHz外部時鐘控制對內(nèi)部進行分頻控制,在分頻模塊的作用下得到設(shè)計所需要的時鐘信號。通過按鍵選通在ROM內(nèi)部選擇要顯示的模塊部分,進行X、 Y方向掃描,得到初步的數(shù)據(jù),同時外加Z方向掃描來控制所顯圖形的亮度。通過將所有的“1”存儲在一個ROM中作為緩存,達到消除零點的目的。將ROM中的數(shù)據(jù)轉(zhuǎn)移到RAM中,通過乒乓交換操作來進行模式轉(zhuǎn)換,最后通過外圍電路輸入,實現(xiàn)顯示??傮w流程圖:

4 結(jié)語
本文是基于的數(shù)字系統(tǒng)的硬件/軟件的設(shè)計思路和設(shè)計方案。此系統(tǒng)設(shè)計完成后,測試表明系統(tǒng)可以將相應(yīng)的圖形文字顯示出來,顯示的圖形和文字與預(yù)期的基本一致。該設(shè)計滿足了系統(tǒng)的需要,更重要的是具有很強的靈活性和可控性,同時使顯示更加高速度快捷,具有非常廣闊的應(yīng)用前景。


上一頁 1 2 3 下一頁

關(guān)鍵詞: FPGA 示波器 圖文顯示

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉