新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 借助創(chuàng)新電子設(shè)計(jì)平臺(tái)實(shí)現(xiàn)FPGA嵌入式系統(tǒng)設(shè)計(jì)

借助創(chuàng)新電子設(shè)計(jì)平臺(tái)實(shí)現(xiàn)FPGA嵌入式系統(tǒng)設(shè)計(jì)

作者: 時(shí)間:2009-05-19 來源:網(wǎng)絡(luò) 收藏

另外,本例中還將結(jié)合NB2的板級(jí)硬件資源,加快方案驗(yàn)證和實(shí)施的過程;

* 復(fù)合視頻碼流輸入模塊(Composite video capture)

* 觸摸TFT顯示屏模塊(Touchscreen TFT display)

圖1是系統(tǒng)架構(gòu)示意圖,該系統(tǒng)可應(yīng)用于基于視頻捕獲和信號(hào)處理等設(shè)計(jì)領(lǐng)域。


圖1 系統(tǒng)方案示意圖。
傳統(tǒng)的系統(tǒng)設(shè)計(jì)流程

傳統(tǒng)上,應(yīng)對(duì)包含器件設(shè)計(jì)和嵌入式軟件設(shè)計(jì)的系統(tǒng)開發(fā)流程需要經(jīng)歷三個(gè)階段(圖2)。

 圖2 傳統(tǒng)的系統(tǒng)設(shè)計(jì)流程

1、 設(shè)計(jì);

2、 PCB設(shè)計(jì);

3、 嵌入式軟件設(shè)計(jì)

每個(gè)階段相互銜接,逐次實(shí)現(xiàn);由于需要在設(shè)計(jì)初期完成元器件選型(包括器件和微處理器),因而必將降低整體方案實(shí)現(xiàn)的靈活性;對(duì)于設(shè)計(jì)后期可能在器件性能及功能擴(kuò)展等方面出現(xiàn)的問題,需要耗費(fèi)設(shè)計(jì)者更多的精力才可能彌補(bǔ),或者只能將現(xiàn)有方案推倒重來。

圖3、 的系統(tǒng)設(shè)計(jì)流程。
性的系統(tǒng)設(shè)計(jì)流程

  運(yùn)用Altium Designer平臺(tái)實(shí)現(xiàn)FPGA的嵌入式系統(tǒng)設(shè)計(jì),首先要為系統(tǒng)方案創(chuàng)建一個(gè)FPGA工程,并在工程內(nèi)添加源設(shè)計(jì)文檔。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉