新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 階高密度雙極性信號(hào)編譯碼的建模與仿真

階高密度雙極性信號(hào)編譯碼的建模與仿真

作者: 時(shí)間:2009-03-26 來(lái)源:網(wǎng)絡(luò) 收藏

4 三階高雙極性編碼的
在此以四連“O”的可能情況進(jìn)行如表1的多“0”消息代碼進(jìn)行分析,利用EDA工具對(duì)硬件描述語(yǔ)言源程序進(jìn)行編譯、適配、優(yōu)化、邏輯綜合與,其結(jié)果達(dá)到了編碼要求,仿真圖如圖10所示。將三階高雙極性編碼硬件描述下載到CPLD或FPGA目標(biāo)芯片中,連接好CC4052進(jìn)行實(shí)際應(yīng)用測(cè)試,用示波器測(cè)得編碼波形如圖ll所示,完成了實(shí)際轉(zhuǎn)換需求。

6 結(jié)語(yǔ)
將基于硬件描述語(yǔ)言的三階高雙極性IP核實(shí)現(xiàn)在光通信等系統(tǒng)中,能滿足實(shí)際上測(cè)試的需要。且運(yùn)用基于硬件描述語(yǔ)言的可編程芯片開(kāi)發(fā)技術(shù),將信號(hào)處理的相關(guān)電路進(jìn)行硬件描述,用CPLD/FPGA技術(shù)實(shí)現(xiàn)數(shù)字通信系統(tǒng),不僅可以通過(guò)芯片設(shè)計(jì)實(shí)現(xiàn)多種數(shù)字邏輯功能,且由于管腳定義的靈活性,提高了工作效率,極大地減少了電路設(shè)計(jì)的時(shí)間和可能發(fā)生的錯(cuò)誤,降低了開(kāi)發(fā)成本。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: 密度 編譯碼 建模 仿真

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉