新聞中心

EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > Cortex-M3內(nèi)核浮點型運算的研究與實現(xiàn)

Cortex-M3內(nèi)核浮點型運算的研究與實現(xiàn)

作者: 時間:2011-03-11 來源:網(wǎng)絡(luò) 收藏


3.4 型數(shù)據(jù)比較
型數(shù)據(jù)存儲的格式來看,可以把數(shù)按照有符號整型數(shù)據(jù)來比較大小。比較的結(jié)果:相等輸出O,大于輸出1,小于輸出-1。

本文引用地址:http://www.butianyuan.cn/article/195058.htm

4 測試結(jié)果
利用基于3的STM32F103VET6處理器測試浮點型的速度,處理器的工作頻率為72 MHz,測試的方法為:每完成一次浮點型,處理器的一引腳變化一次電平。經(jīng)測試,變化一次電平耗時153ns。圖2、圖3是對乘法和除法運算的測試結(jié)果。從圖中可以看出,乘法的運算速率約為0.717μs/次,除法的運算速率約為0.957μs/次??梢?,運算速率比較高,精度較高,可以滿足實際應(yīng)用要求。

e.JPG

f.JPG

結(jié)語
測試結(jié)果表明,在3上實現(xiàn)浮點型運算,可以達到所要求的精度,運算速度較快,具有較高的實時性。本文提出的浮點型運算的處理方法在基于3的處理器上有著較高的應(yīng)用價值。希望對從事這方面的人員有所幫助。


上一頁 1 2 3 下一頁

關(guān)鍵詞: Cortex-M 內(nèi)核 浮點 運算

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉