PCI總線智能GJB289A仿真卡設(shè)計(jì)
2.3 模擬收發(fā)器設(shè)計(jì)
模擬發(fā)送器是將FPGA輸出的TTL電平信號(hào)轉(zhuǎn)換為滿足協(xié)議要求電氣特性的信號(hào)傳輸?shù)诫娎|上,并提供一定的功率使發(fā)送信號(hào)順利被接受方正確接收。模擬接收器是將在總線電纜上雙極性電平的信號(hào)轉(zhuǎn)換為可以直接接入FPGA的TTL電平信號(hào),且信號(hào)的失真應(yīng)控制在一定的范圍之內(nèi)以使得通信過(guò)程正確。目前GJB289A總線模擬收發(fā)器較多由國(guó)外的HI-1573總線驅(qū)動(dòng)芯片實(shí)現(xiàn),在此設(shè)計(jì)了模擬收發(fā)器電路,可以代替1573芯片。模擬發(fā)送部分電路如圖2所示,由FPGA直接生成的TTL電平信號(hào)從電路的左端輸入,輸入的信號(hào)為單極性的曼徹斯特Ⅱ型編碼,信號(hào)差分輸出。圖中的兩個(gè)PNP型三極管工作在開關(guān)狀態(tài),R1為基極偏置電阻,R2為集電極負(fù)載,二極管起保護(hù)作用。右端的隔離變壓器將信號(hào)放大輸入到總線電纜。總線驅(qū)動(dòng)器的接收部分電路如圖3所示,總線電纜上的信號(hào)從右端的隔離變壓器輸入,通過(guò)隔離變壓器電平轉(zhuǎn)換后到達(dá)高速比較器,信號(hào)高于門檻電壓時(shí)比較器輸出高電平;信號(hào)低于門檻電壓時(shí)比較器輸出低電平。最終變?yōu)閮陕稵TL電平的差分信號(hào)輸入FPGA中做進(jìn)一步處理。
TI公司TMS320C6000系列DSP程序主要的加載方式:一種是由EMIF接口引導(dǎo)程序加載,程序代碼、數(shù)據(jù)存放在外擴(kuò)的FLASH中,這種方式加載的DSP程序是固定的,不能支持在線更新;另一種是由PCI接口引導(dǎo),主機(jī)通過(guò)PCI接口可以訪問(wèn)DSP片內(nèi)片外存儲(chǔ)單元,將程序代碼寫入DSP片內(nèi) RAM區(qū),復(fù)位DSP時(shí),程序即開始從地址O執(zhí)行。這種方式可以在線加載DSP程序,更新處理算法,滿足系統(tǒng)設(shè)計(jì)要求,所以本系統(tǒng)采用PCI接口加載方式。
3 DSP程序在線加載方法
用戶在主程序框架內(nèi)添加算法函數(shù),再通過(guò)上位機(jī)軟件,自動(dòng)調(diào)用TI公司C編譯器c16x.exe、匯編器asm6x.exe和連接器link6x.exe 殼程序,將C代碼編譯連接生成可執(zhí)行的out文件。主機(jī)PCI接口的加載方式,需要將可執(zhí)行的目標(biāo)代碼.out文件轉(zhuǎn)換為十六進(jìn)制.hex文件,再寫入到 DSP的內(nèi)部RAM空間。具體加載流程如圖4所示。
評(píng)論