新聞中心

EEPW首頁 > 測試測量 > 設計應用 > 嵌入式脈象采集儀電路設計

嵌入式脈象采集儀電路設計

作者: 時間:2010-12-24 來源:網(wǎng)絡 收藏

完整編譯綜合采集部分后由兩部分組成,如圖2所示。
e.JPG

3.2 基于NiosⅡ的SoPC硬件設計
利用Altera公司的QuartusⅡ軟件和SoPCBuilder開發(fā)工具,可以方便地定制一個從硬件到軟件的完整系統(tǒng)。FPGA內部需要設計以下模塊:NiosⅡ、SRAM控制器、SDRAM控制器、EPCS控制器、FLASH控制器、定時器、VGA控制器、RS 232控制器、脈象采集控制器等。除脈象采集控制器沒有現(xiàn)成的IP核可用,需開發(fā)控制時序外,其他控制器采用Altera公司提供的IP核。
SoPC系統(tǒng)生成完成后,在QuartusⅡ下建立原理圖窗口,調用設計好的NiosⅡ系統(tǒng)與自己設計的脈象采集系統(tǒng)的控制連接,設計完成后,鎖定引腳,進行完整編譯。完成后的電路如圖3所示。

f.JPG
編譯后配置到系統(tǒng)中的FPGA去,后面的工作就是操作系統(tǒng)的移植和應用程序的開發(fā),這時會利用到該硬件平臺。

4 結語
設計出的總體方案,并完成了基于FPGA的硬件。根據(jù)脈象采集的特點,設計脈象采集部分電路,利用IP核構建了脈象采集的SoPC系統(tǒng)。設計的具有成本低,功耗低,體積小,便于擴展,使用方便,穩(wěn)定性高,可靠性高,系統(tǒng)維護方便等特點。

本文引用地址:http://www.butianyuan.cn/article/195166.htm
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)

上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉