新聞中心

EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 12位高速ADC存儲電路設(shè)計與實現(xiàn)

12位高速ADC存儲電路設(shè)計與實現(xiàn)

作者: 時間:2010-11-23 來源:網(wǎng)絡(luò) 收藏


圖3 溢出和正常狀態(tài)的邏輯判斷圖

3 AD9225參考電壓和量程的選用

  參考電壓VREF決定了AD9225的量程,即

  滿刻度量程= 2×VREF

  VREF的值由SENSE引腳確定。如果SENSE與AVSS 相連,VREF是2.0 V,量程是0~4 V;如果SENSE與VREF直接相連, VREF是1.0 V,量程是0~2 V;如果SENSE與VREF通過電阻網(wǎng)絡(luò)相連,則VREF可以是1.0~2.0 V之間的任意值,量程是0~2VREF;如果SENSE與AVDD 相連,表示禁用內(nèi)部參考源,即VREF由外部參考電壓源驅(qū)動。內(nèi)部電路用到的參考電壓是出現(xiàn)在CAPT和CAPB端。表1是參考電壓和輸入量程的總結(jié)。

表1 參考電壓和輸入量程

4 AD9225的方案設(shè)計

  在高速數(shù)據(jù)采集電路的實現(xiàn)中,有兩個關(guān)鍵的問題:一是模擬信號的高速轉(zhuǎn)換;二是變換后數(shù)據(jù)的及提取。AD9225的采樣速度可達25Msps,完全可以滿足大多數(shù)數(shù)據(jù)采集系統(tǒng)的要求,故首要解決的關(guān)鍵問題是與器的配合問題。 在數(shù)據(jù)采集電路中, 有以下幾種存儲方案可供選擇。

(1) 分時存儲方案

  分時存儲方案的原理是將高速采集到的數(shù)據(jù)進行分時處理, 通過高速鎖存器按時序地分配給N個存儲器。雖然電路中增加了SRAM的片數(shù),但使存儲深度增加,用低價格的SRAM構(gòu)成高速數(shù)據(jù)存儲電路,獲得較高的(單位速度×單位存儲深度)/價格比。但由于電路單數(shù)據(jù)口的特點,不利于數(shù)據(jù)的實時處理,并且為使數(shù)據(jù)被鎖存后留有足夠的時間讓存儲器完成數(shù)據(jù)的存儲,需要產(chǎn)生特殊的寫信號線 。

(2)雙端口存儲方案

  雙端口存儲器的特點是,在同一個芯片里,同一個存儲單元具有相同的兩套尋址機構(gòu)和輸入輸出機構(gòu),可以通過兩個端口對芯片中的任何一個地址作非同步的讀和寫操作,讀寫時間最快達到十幾ns。當兩個端口同時(5 ns以內(nèi) )對芯片中同一個存儲單元尋址時, 芯片中有一個協(xié)調(diào)電路將參與協(xié)調(diào)。雙端口存儲器方案適用于小存儲深度、數(shù)據(jù)實時處理的場合。由于雙端口存儲器本身具備了兩套尋址系統(tǒng),在電路的設(shè)計時,可以免去在數(shù)據(jù)存儲和讀取時對地址時鐘信號的切換問題的考慮,使數(shù)據(jù)變得簡單和快捷。

(3)先進先出存儲方案

  先進先出存儲器的同一個存儲單元配備有兩個口:一個是輸入口,只負責(zé)數(shù)據(jù)的寫入;另一個是輸出口,只負責(zé)數(shù)據(jù)的輸出。先進先出(FIFO)存儲器方案適用于小存儲深度,數(shù)據(jù)需實時處理的場合。

  對用戶而言,存儲器的存儲速度和存儲容量是一對矛盾體:雙口RAM和FIFO可以實現(xiàn)很高的存儲速度,但其存儲容量難以滿足對大量數(shù)據(jù)存儲的需求;一般的靜態(tài)RAM雖然速度有限,但其存儲深度卻是雙口RAM和FIFO難以企及的,并且可以容易地實現(xiàn)多片擴展。對高速數(shù)據(jù)采集系統(tǒng)而言,由于采樣速率快、數(shù)據(jù)多,要求存儲深度比較大,實時處理的難度比較高,一般的靜態(tài)RAM就可以滿足速度要求。628512容量為512Kbit,存取時間70 ns,可以滿足10Msps以上的采樣要求,比較具有典型意義。圖4是AD9225與628512的接口電路圖,存儲方案實際是分時存儲的特例。


圖4 AD9225與628512的接口圖

p2p機相關(guān)文章:p2p原理




關(guān)鍵詞: ADC 存儲 電路設(shè)計

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉