新聞中心

EEPW首頁(yè) > EDA/PCB > 業(yè)界動(dòng)態(tài) > 3D芯片封測(cè)準(zhǔn)備就緒但成本需降低

3D芯片封測(cè)準(zhǔn)備就緒但成本需降低

作者: 時(shí)間:2013-11-29 來(lái)源:慧聰電子網(wǎng) 收藏

  來(lái)自全球11個(gè)國(guó)家、超過(guò)200位的半導(dǎo)體封裝技術(shù)專家,近日齊聚一堂探討能有助于維持半導(dǎo)體技術(shù)創(chuàng)新步伐的中介層(interposer)與IC封裝技術(shù);專家們的結(jié)論是,3D晶片堆疊技術(shù)已經(jīng)準(zhǔn)備就緒,但有需要再進(jìn)一步降低成本。

本文引用地址:http://butianyuan.cn/article/198019.htm

  由美國(guó)喬治亞理工大學(xué)(GeorgiaTech)封裝研究中心(PackagingResearchCenter,PRC)所主辦的第三屆年度中介層技術(shù)研討會(huì)上,來(lái)自Amkor、日月光(ASE)等半導(dǎo)體封裝大廠的專家明確指出,他們已經(jīng)準(zhǔn)備好為以中介層基礎(chǔ)的設(shè)計(jì)進(jìn)行封裝與測(cè)試;此外晶圓代工業(yè)者Globalfoundries也分享了與這些代工(OSAT)夥伴的相關(guān)合作策略細(xì)節(jié)。

  在其中一場(chǎng)由Qualcomm的3D晶片堆疊技術(shù)專家MattNowak主持的大型座談中,有十幾位與會(huì)專家討論到與中介層相關(guān)的幾個(gè)技術(shù)問(wèn)題,以及許多業(yè)務(wù)方面的挑戰(zhàn),他們的結(jié)論是相關(guān)技術(shù)已經(jīng)準(zhǔn)備就緒,但需要降低成本。

  市場(chǎng)研究機(jī)構(gòu)YoleDevelopment分析師PhilGarrou也同意以上看法;一位Altera代表以及材料供應(yīng)商們則表示,焊墊(pad)與線間距需要進(jìn)一步的改善,以實(shí)現(xiàn)更高的頻寬支援未來(lái)的視訊應(yīng)用。此外會(huì)中也討論到RF、MEMS、感測(cè)器、被動(dòng)元件與攝影機(jī)等應(yīng)用的封裝技術(shù),還有來(lái)自學(xué)術(shù)機(jī)構(gòu)的研發(fā)成果分享。

  許多大型半導(dǎo)體、設(shè)備與材料供應(yīng)商代表都出席了這場(chǎng)會(huì)議,筆者是在2011年首次參加這個(gè)研討會(huì),對(duì)這段短短時(shí)間內(nèi)產(chǎn)業(yè)界的技術(shù)進(jìn)展印象深刻;不過(guò)可惜的是,在某一場(chǎng)主題的議程中,主持人問(wèn)臺(tái)下有多少聽眾來(lái)自IC設(shè)計(jì)公司,發(fā)現(xiàn)竟然只有一個(gè)。

  這個(gè)現(xiàn)象以及研討會(huì)上一些類似的資訊證實(shí)了我的擔(dān)心──在很多公司,管理階層以及系統(tǒng)或IC設(shè)計(jì)工程師,仍認(rèn)為中介層技術(shù)是屬于封裝領(lǐng)域才需要關(guān)心的主題,對(duì)他們的工作或是公司的未來(lái)沒(méi)有影響或是影響有限。但我相信,高層主管們很快就會(huì)需要像是3D晶片堆疊這類新技術(shù)的風(fēng)險(xiǎn)評(píng)估報(bào)告,因?yàn)樗鼈儗?duì)業(yè)務(wù)帶來(lái)的優(yōu)勢(shì)越來(lái)越廣泛。



關(guān)鍵詞: 3D芯片 封測(cè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉